磁気結合を利用した電力変換器の 高電力密度化とその応用に関する研究

# A Study on High-Power-Density Power Converter Utilizing Magnetic Integration and Its Application

# 2015 年 9 月 September, 2015

今岡 淳 Jun Imaoka

島根大学大学院総合理工学研究科 Graduate School of Science and Engineering, Shimane University

## 博士学位論文要旨

近年,環境問題の改善を目的とした輸送機器(ハイブリットカー,電気自動車,燃料電池車など)の開発が推し進められている。また,MPU(Micro-Processing Unit)や FPGA(Field-Programmable Gate Array)をはじめとする電子演算器の飛躍的な性能向 上により,スマートフォン,携帯音楽プレーヤー,パーソナルコンピュータが急速 に普及し,電子機器のユビキタス化は日を追うごとに加速している。こうした,蓄 電池を内蔵した輸送機器,電子機器の電力変換回路は高出力を維持したうえで小 型軽量化,すなわち高電力密度化が強く求められる。

これら機器に搭載される電力変換回路は蓄電池自体が直流であるため,後段に 接続される電力変換回路には,回路構成の簡素さから非絶縁 DC-DC コンバータが 多く活用される。この蓄電池を内蔵した電力変換器の特徴としては低電圧・大電流 化の傾向が強く,この変換器を高電力密度化する方策としては回路方式の改良か ら変換器を多相並列化し,各相のスイッチ信号の位相をシフトさせて駆動させる マルチフェーズ方式が注目を浴びている。

本方式の利点は、大電流を変換器の並列化により分流化できることに加えて位 相シフト駆動により交互に出力側に電力が伝送できるので平滑コンデンサの小型 軽量化が可能である。しかしながら、この問題点としては変換器の多相並列化する と、コンデンサと対を成すもう一つの受動素子インダクタの数が増加してしまい、 この点において重量とサイズの増大が懸念される。

このインダクタをはじめとする磁性部品には、レアメタルやベースメタルが多 く使用されており、今後の OECD 加盟諸国の経済発展、さらに BRICS 諸国、 NEXT11をはじめとする新興国の経済成長を考慮すると、2050年頃にはこれら金属 資源のニーズが現有埋蔵量を大幅に上回る予測もある。従って、価格高騰による技 術発展の妨げを回避するためにも磁性部品の小型軽量化に向けた検討は重要であ る。

本研究では、このマルチフェーズ方式を適用した非絶縁 DC-DC コンバータのイ

ンダクタを小型軽量化するため、従来独立していた各相のインダクタを単一の磁 性体コアに巻線を集約させ、磁気的に結合させた結合インダクタを提案し、その設 計方法と高性能化に向けた検討を実施する。

第1章ではパワーエレクトロニクス分野における包括的な動向や社会的な意義 について述べる。さらに、輸送機器や持ち運び使用する電子機器の電力変換システ ムの一例を示し、材料的資源の有限性、燃費向上や可搬性向上の視点から電力変換 器の小型軽量化の必要性について述べている。また、電力変換器の小型軽量化に向 けた手法について展開し、本研究の目的や立ち位置について掲示している。

第2章では、本研究で使用する磁気回路モデルを用いたインダクタ設計手法について述べる。磁気回路モデルを用いたインダクタ設計方法の有効性は任意形状の磁性体コアや巻線構造においても自由度が高く設計できることが利点として挙げられる。この磁気回路を用いたインダクタ設計の具体的な例として、シングルフェーズ方式昇圧チョッパ回路内の直流用インダクタの設計方法を掲示する。

第3章では、車載用モータ駆動用電力変換システム内の昇圧チョッパ回路を小型 軽量化することが可能な結合インダクタを用いた 2 相マルチフェーズ昇圧チョッ パ回路を提案する。まず、インダクタ部分に関しては、各相独立していたインダク タを三脚の磁性体コアの外側脚に各相の巻線を巻く構造としている。この構造形態 を有するインダクタの特性解析、設計手法の確立、実機による実証的評価によりそ の有効性について述べている。また、結合インダクタがマルチフェーズ方式の利点 である"コンデンサの小型軽量化"に対して性能劣化の要因とならないか確認をす る。さらに、シングルフェーズ方式とマルチフェーズ方式を比較して、どの程度出 力側平滑コンデンサの静電容量が削減できるか、平滑コンデンサの小型軽量化の 度合いについても評価する。

第4章では、第3章で提案した2相結合インダクタを3相へ展開させ、3相化に適 した結合インダクタのコア構造を提案し、その有効性について議論する。この評価 に際しては、インダクタコアサイズと磁束密度を規定した際のインダクタに許容 できる電力容量の算出法を提案し3つの非結合インダクタを用いる従来方式と比

ii

較してインダクタの小型軽量化の効果について議論している。

第5章では,結合インダクタの磁気コア構造に着目した性能向上手法について提 案する。結合インダクタは,高い結合係数を有している場合において小型軽量化が 実現できるが,従来の三脚コア構造では結合係数が飽和することが存在していた。 加えて,従来のコア構造は設計試作の際にエアギャップ長が設計値と一致しない ケースが多く,磁気設計が複雑化していた。これに対して,これらの問題を解決可 能な新規磁気コア構造の有する結合インダクタを提案し,理論解析と実機評価を 踏まえ,その有効性について展開している。

第6章では、巻線構造の改良から結合インダクタの性能向上手法について検討す る。この方式は、単一磁性体コア内で3つの巻線を活用し構成される結合インダク タである。これに対して他の巻線構造を有する方式と比較する形で電磁的特性の比 較を実施する。また、当該インダクタに対する設計方法の確立、実機による妥当性 まで検証している。また、実機評価により妥当性を確認された設計方法に基づいて 仮想的なコア設計を通して、従来の結合インダクタとサイズ比較を実施し、その高 電力密度な性能について確認する。

第7章では, MPU や FPGA に対する電力変換システムで活用される POL(Point of Load)コンバータ用積層結合チップインダクタについて提案している。インダクタ の磁性材料としてはダストコアを適用しており,このダストコアはフェライトと 比べて,電流増加に伴ってインダクタンスが大きく変化する特性を有する(直流重 畳特性)。そこで,電磁界シミュレータを用いた積層結合チップインダクタの直流重 畳特性を調査し,その有効性について確認する。また,低損失・高速スイッチング 特性を有する GaNFET を適用し,1MHz の高周波駆動状態において当該インダクタ を実機評価する。

第8章ではそれぞれの成果を統括し、本論文の結論を述べる。

iii

# 目次

| <b>第</b> 1章:                               | 序論                                                                  |                                                                                                                                                                                                              |
|--------------------------------------------|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1.1                                        | パワー                                                                 | ・エレクトロニクス分野への要求と期待1                                                                                                                                                                                          |
| 1.2                                        | 移動が                                                                 | 「伴う輸送機器・電子機器に対する電力変換器への要望3                                                                                                                                                                                   |
| 1.3                                        | 電力変                                                                 | 「換器の高電力密度化の必要性                                                                                                                                                                                               |
| 1.4                                        | 電力変                                                                 | 極器の高電力密度化に向けた方法                                                                                                                                                                                              |
|                                            | 1.4.1                                                               | 高周波スイッチング駆動(ソフトスイッチング技術含む)8                                                                                                                                                                                  |
|                                            | 1.4.2                                                               | 高性能受動素子の搭載                                                                                                                                                                                                   |
|                                            | 1.4.3                                                               | 回路方式の改良15                                                                                                                                                                                                    |
| 1.5                                        | 本研究                                                                 | その位置づけ, 目的, 論文構成                                                                                                                                                                                             |
|                                            | 1.5.1                                                               | 位置づけ                                                                                                                                                                                                         |
|                                            | 1.5.2                                                               | 目的                                                                                                                                                                                                           |
|                                            | 1.5.3                                                               | 論文構成                                                                                                                                                                                                         |
| 第2章:                                       | 磁気回                                                                 | 路と磁気回路モデルを用いたインダクタ設計法                                                                                                                                                                                        |
| ··· ·                                      |                                                                     |                                                                                                                                                                                                              |
| 2.1                                        | 諸言…                                                                 |                                                                                                                                                                                                              |
| 2.1<br>2.2                                 | 諸言 ··<br>磁気回                                                        | ·····································                                                                                                                                                                        |
| 2.1<br>2.2<br>2.3                          | 諸言…<br>磁気回<br>磁気回                                                   | 24<br>]路                                                                                                                                                                                                     |
| 2.1<br>2.2<br>2.3                          | 諸言<br>磁気回<br>磁気回<br>2.3.1                                           |                                                                                                                                                                                                              |
| 2.1<br>2.2<br>2.3                          | 諸言··<br>磁気回<br>磁気回<br>2.3.1<br>2.3.2                                | 24<br>]路                                                                                                                                                                                                     |
| 2.1<br>2.2<br>2.3                          | 諸言··<br>磁気回<br>2.3.1<br>2.3.2<br>2.3.3                              | 24<br>1路・・・・・・25<br>1路モデルを用いたインダクタの設計法・・・・・26<br>シングルフェーズ方式昇圧チョッパ回路のインダクタ設計・・・・26<br>特性解析・・・・・27<br>設計・・・・・29                                                                                                |
| 2.1<br>2.2<br>2.3                          | 諸言··<br>磁気回<br>2.3.1<br>2.3.2<br>2.3.3<br>2.3.4                     | 24<br>1路 25<br>1路モデルを用いたインダクタの設計法 26<br>シングルフェーズ方式昇圧チョッパ回路のインダクタ設計 26<br>特性解析 27<br>設計 29<br>実証評価 32                                                                                                         |
| 2.1<br>2.2<br>2.3<br>2.4                   | 諸言<br>磁気回<br>2.3.1<br>2.3.2<br>2.3.3<br>2.3.4<br>結言                 | 24         1路       25         1路モデルを用いたインダクタの設計法       26         シングルフェーズ方式昇圧チョッパ回路のインダクタ設計       26         特性解析       27         設計       29         実証評価       32         32                            |
| 2.1<br>2.2<br>2.3<br>2.4<br><b>第 3 章</b> : | 諸言…<br>磁気回<br>2.3.1<br>2.3.2<br>2.3.3<br>2.3.4<br>結言…<br><b>車載用</b> | 24         1路       25         1路モデルを用いたインダクタの設計法       26         シングルフェーズ方式昇圧チョッパ回路のインダクタ設計       26         特性解析       27         設計       29         実証評価       32         を想定した電力変換回路の小型軽量化             |
| 2.1<br>2.2<br>2.3<br>2.4<br>第3章:<br>3.1    | 諸言··<br>磁気回<br>2.3.1<br>2.3.2<br>2.3.3<br>2.3.4<br>結言··<br>諸言··     | 24         1路・       25         1路モデルを用いたインダクタの設計法・       26         シングルフェーズ方式昇圧チョッパ回路のインダクタ設計・       26         特性解析       27         設計       29         実証評価       32         を想定した電力変換回路の小型軽量化       33 |

|                                                                             | 3.2.2                                                                                  | 電気的特性解析                                                                                                                                                                                                                                      |
|-----------------------------------------------------------------------------|----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                             | 3.2.3                                                                                  | 電磁的特性解析                                                                                                                                                                                                                                      |
|                                                                             | 3.2.4                                                                                  | 結合インダクタの性能を高めるエアギャップ位置の条件44                                                                                                                                                                                                                  |
|                                                                             | 3.2.5                                                                                  | 設計条件と設計45                                                                                                                                                                                                                                    |
|                                                                             | 3.2.6                                                                                  | 実験結果                                                                                                                                                                                                                                         |
| 3.3                                                                         | マルチ                                                                                    | ・フェーズ化によるコンデンサの小型軽量化                                                                                                                                                                                                                         |
|                                                                             | 3.3.1                                                                                  | シングルフェーズ方式の場合54                                                                                                                                                                                                                              |
|                                                                             | 3.3.2                                                                                  | 非結合インダクタを用いたマルチフェーズ方式の場合56                                                                                                                                                                                                                   |
|                                                                             | 3.3.3                                                                                  | 結合インダクタと用いたマルチフェーズ方式の場合60                                                                                                                                                                                                                    |
|                                                                             | 3.3.4                                                                                  | 出力キャパシタ電圧の相対比較63                                                                                                                                                                                                                             |
| 3.4                                                                         | 結言                                                                                     |                                                                                                                                                                                                                                              |
| 第4章                                                                         | : 結合イ                                                                                  | ンダクタの3相化への拡張                                                                                                                                                                                                                                 |
|                                                                             |                                                                                        |                                                                                                                                                                                                                                              |
| 4.1                                                                         | 諸言                                                                                     |                                                                                                                                                                                                                                              |
| 4.1<br>4.2                                                                  | 諸言<br>回路構                                                                              |                                                                                                                                                                                                                                              |
| 4.1<br>4.2                                                                  | 諸言…<br>回路構<br>4.2.1                                                                    | ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                                                                                                         |
| 4.1<br>4.2                                                                  | 諸言…<br>回路構<br>4.2.1<br>4.2.2                                                           |                                                                                                                                                                                                                                              |
| 4.1<br>4.2<br>4.3                                                           | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解                                                    | 66<br>歳と磁気構造<br>回路構成・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・                                                                                                                                                                                     |
| 4.1<br>4.2<br>4.3                                                           | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1                                           | 66         歳と磁気構造         回路構成         67         磁気構造         68         秋         70         電気的特性解析                                                                                                                                       |
| <ul><li>4.1</li><li>4.2</li><li>4.3</li></ul>                               | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1<br>4.3.2                                  | 66         歳と磁気構造         回路構成         67         磁気構造         68         秋         70         電気的特性解析         71         磁気的特性解析         77                                                                                                 |
| <ul><li>4.1</li><li>4.2</li><li>4.3</li><li>4.4</li></ul>                   | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1<br>4.3.2<br>3 相結                          | 66         歳太と磁気構造       67         回路構成       67         磁気構造       68         状       70         電気的特性解析       71         磁気的特性解析       77         合インダクタの導入による小型軽量化効果       80                                                            |
| <ul><li>4.1</li><li>4.2</li><li>4.3</li><li>4.4</li></ul>                   | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1<br>4.3.2<br>3 相結<br>4.4.1                 | 66<br>歳 と 磁 気 構 造                                                                                                                                                                                                                            |
| <ul><li>4.1</li><li>4.2</li><li>4.3</li><li>4.4</li></ul>                   | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1<br>4.3.2<br>3 相結<br>4.4.1<br>4.4.2        | 66         歳と磁気構造         回路構成         67         磁気構造         68         約         70         電気的特性解析         71         磁気的特性解析         71         磁気的特性解析         77         合インダクタの導入による小型軽量化効果         80         最大出力電力容量解析         84 |
| <ul> <li>4.1</li> <li>4.2</li> <li>4.3</li> <li>4.4</li> <li>4.5</li> </ul> | 諸言…<br>回路構<br>4.2.1<br>4.2.2<br>特性解<br>4.3.1<br>4.3.2<br>3 相結<br>4.4.1<br>4.4.2<br>実機評 | 66<br>減と磁気構造                                                                                                                                                                                                                                 |

# 第5章:磁気構造変更による結合インダクタの性能向上

| 5.1 | 諸言                   | • 93 |
|-----|----------------------|------|
| 5.2 | 従来の結合インダクタ構造の問題点の具体例 | · 94 |

目次

| 5.3  | 従来結合インダクタ構造の結合係数飽和の原因      |     |
|------|----------------------------|-----|
| 5.4  | 高い結合係数を実現可能な結合インダクタの磁気構造 … |     |
| 5.5  | 特性解析                       | 100 |
|      | 5.5.1 磁気回路モデル              | 100 |
|      | 5.5.2 磁気的特性解析              | 102 |
|      | 5.5.3 電気的特性解析              | 105 |
| 5.6  | E-I-E コアの各脚部の断面積の関係        | 106 |
| 5.7  | 設計                         | 108 |
| 5.8  | 実機評価                       | 113 |
| 5.9  | 結言                         | 114 |
| 第6章: | 巻線構造の改良による結合インダクタの性能向上     |     |
| 6.1  | 諸言                         | 116 |
| 6.2  | 統合巻線結合インダクタの巻線構造と磁気構造      | 117 |
| 6.3  | 電気的特性解析                    | 118 |
|      | 6.3.1 インダクタ電流成分の分離と比較      | 118 |
|      | 6.3.2 インダクタ電流リプルのモデル化      | 120 |
|      | 6.3.3 等価回路表現と実証的評価         | 121 |
| 6.4  | 磁気的特性解析                    | 124 |
|      | 6.4.1 直流磁束                 | 124 |
|      | 6.4.2 交流磁束と比較              | 125 |
|      | 6.4.3 最大磁束                 | 129 |
| 6.5  | 最大磁束の比較                    | 129 |
| 6.6  | 設計条件と設計手法                  | 130 |
|      | 6.6.1 設計条件                 | 130 |
|      | 6.6.2 設計                   | 132 |
| 6.7  | 実証評価                       | 135 |
| 6.8  | 統合巻線結合インダクタの推定小型軽量化効果      | 137 |

|      | 6.8.1 | 評価仕様                   | ·137 |
|------|-------|------------------------|------|
|      | 6.8.2 | 仮想的な統合巻線結合インダクタコアの設計   | ·137 |
|      | 6.8.3 | インダクタコアサイズ比較           | ·140 |
| 6.9  | 結言    |                        | ·142 |
| 第7章: | 高周波   | POL コンバータ用積層結合チップインダクタ |      |
| 7.1  | 諸言    |                        | ·144 |
| 7.2  | 回路構   | 靠成                     | ·145 |
| 7.3  | 電気的   | 」特性解析                  | ·146 |
| 7.4  | 積層結   | 合チップインダクタの磁気構造と磁性材料    | ·151 |
|      | 7.4.1 | 磁気構造                   | ·151 |
|      | 7.4.2 | 磁性材料と巻線材料              | ·152 |
|      | 7.4.3 | 金属粒子間の絶縁処理             | ·153 |
| 7.5  | 積層結   | 合チップインダクタの直流重畳特性       | ·155 |
| 7.6  | 実機評   | <sup>2</sup> 価         | ·162 |
| 7.7  | 結言    |                        | ·164 |

| 7.6  | 実機評価      |
|------|-----------|
| 7.7  | 結言        |
| 第8章: | <b>結論</b> |
| 参考文献 |           |
| 発表文献 |           |

#### 第1章 序論

## 1.1. パワーエレクトロニクス分野への要求と期待

パワーエレクトロニクス技術は 1974 年に Dr. William E. Newell の論文によって, その技術としてのすみ分けが広く認知された技術分野である<sup>(1)</sup>。このパワーエレク トロニクス技術とは,電力工学(Power),電子工学(Electronics),制御工学(Control)の 3 分野を柱とする総合的技術分野であり,その役割はこれら 3 分野の技術を活用し た半導体電力変換器を用いて,元々の電気性状(電圧・電流・周波数)を対象機器 に適した電気性状へと,効率良く変換することである。図 1.1 に電力変換器の分類 を示す。電力変換器は大きく分けて 4 種類に分類することができ,それぞれ AC/DC 変換器(整流器), DC/DC 変換器, AC/AC 変換器, DC/AC 変換器(インバータ)からな る。

1970 年代初頭にかけては、冷戦を背景とした航空宇宙分野や大型コンピュータ に向けたパワーエレクトロニクスの研究が盛んに実施されていたが、近年では半 導体デバイス、受動素子の材料や構造的工夫による性能向上、ディジタル演算プロ セッサの発展により応用先も広がりを見せている<sup>(2)</sup>。現代においてパワーエレクト ロニクス技術は家電民生機器、航空宇宙、鉄道や自動車を含む運輸機器、太陽光発 電や風力発電などの新エネルギー利用、情報通信機器など多岐に渡って適用され



図 1.1 電力変換器の分類

ており,現代の電力社会の根幹を担う技術分野として重要な役割を担っている。

一方で、このような電気エネルギーを活用する機器の普及は国際的にも増加傾向にあり、電力消費量は今後ますます増加する傾向<sup>(3)</sup>にある。こうした背景から現代においては以下の社会的問題に直面している。

(a) 化石エネルギー資源の有限・枯渇問題

(b) 環境問題(地球温暖化, 生態系の問題, 酸性雨など)

前者(a)に関しては,2011 年に発生した東北地方太平洋沖地震による福島原子力 発電所の事故を発端に,安全な発電方法や次世代エネルギーの行方について議論 が加速している。これまで我が国は,石油・石炭・液化天然ガスを利用した火力発 電に大きく依存しており,2010年時において一次エネルギー供給の約1割を担って いた原子力発電の大規模な稼働停止以降,化石燃料の依存度はさらに増し約9割 (2012年)<sup>(3)</sup>にも上る。化石燃料については,近年米国などにて地下のシェール層か ら多量の原油・天然ガスが採掘されているものの,埋蔵量は有限であり将来的には 枯渇する可能性を含むため,持続可能なものではない。また,資源に乏しい我が国 の場合では化石燃料の多くが海外輸入に依存している状態である。

こうした中,電力会社の火力発電による大規模集中発電のみではなく,持続可能 な発電方法として需要地内で分散電源を併用した新エネルギー利用による発電(太 陽光・風力発電など)が国策として進められている<sup>(4)-(5)</sup>。さらに,これらの発電方 法に加え蓄電装置を併用して,電力を効率良く管理する HEMS(Home Energy Management System)や BEMS(Building Energy Management Systems)と呼ばれるエネ ルギーマネージメントシステムも積極的に研究開発されており,HEMS に関しては 日本国政府主導で 2030 年までに全世帯への普及が目標に掲げられている<sup>(5)</sup>。同様 に,照明装置に関しても電力消費量が多い自熱電球に代わり長寿命で省エネルギ ー化可能な LED(Light Emitting Diode)や,直流駆動の機器に対して効率的な給電が 可能な直流給電技術<sup>(6)-(7)</sup>に関しても活発に議論されており,エネルギー消費量削減 や持続可能な発電に向けた取り組みが活発化している。

一方,後者(b)に関して,環境問題の面からも当該分野に対して大きな期待が寄

せられている。京都議定書<sup>(8)</sup>によると, 2008 年から 2012 年までの期間で, 地球温暖 化やオゾン層の破壊の原因となる物質の排出を1990年と比較して、先進国では5% 削減することを求められており.環境に配慮した社会形成を目指すことは国際社 会において共通の認識となっている。さらに、我が国においては 2012 年には第四 次環境基本計画(9)が閣議決定され、2050年までに温室効果ガスの約80%削減が目標 に掲げられている。この温室効果ガスは主に化石燃料を燃焼させたときに発生し、 その発生源の内訳は工場、家庭からの排出などがあるが、その中でも輸送部門は全 体の17.1%<sup>(10)</sup>を占める。そのため、自動車業界では年を追うごとに国内・国外で厳 しい排出ガス規制が制定されており、内燃機関の自動車(ガソリン車、ディーゼル 車)に代わり、モータと蓄電池を搭載した次世代自動車(ハイブリットカー(HEV)、 電気自動車(HV), 燃料電池車(FCEV))の普及に大きな期待が寄せられている。これ ら次世代自動車には従来の内燃機関の自動車にはなかったモータ駆動用の電力変 換システムが必要になる。ハイブリット自動車は低速走行時・軽負荷時の内燃機関 のエネルギー変換効率が悪い時を、モータにより内燃機関の動力をアシストする ことができ、さらにブレーキ時に生じる制動エネルギーに対してはモータを発電 機とすることで電力を回生できる。また、電気自動車に関しては、エネルギーを化 石燃料ではなく電気にすることによって、新エネルギー利用による発電と親和性 を持たせることができる。ただし、電気自動車の普及に際しては、パワーエレクト ロニクス技術を活用した充電器の高性能化,電力変換システムの高性能化により 連続航続距離をいかに伸ばせるかが課題となっている。

このように、本分野は化石エネルギー資源の有限性・枯渇問題、環境問題の是正 に対する次世代エネルギー社会の形成に大きな期待が寄せられており、今後の世 界市場の規模も拡大されることが予測されている<sup>(11)</sup>。

#### 1.2. 移動が伴う輸送機器・電子機器に対する電力変換器への要望

こうした中, 蓄電池を内蔵し移動が伴う輸送機器・電子機器に対する電力変換回路についても需要が一層高まっている。前述した次世代自動車以外にも, 電気駆動



図 1.2 プリウスのモータ駆動用電力変換システム

バイク<sup>(12)-(13)</sup>, 電気推進船<sup>(14)-(16)</sup>, 蓄電池を搭載した鉄道車両<sup>(17)</sup>など輸送部門におい ても応用先は拡大している。さらに, 高度情報化社会の中で手軽に持ち運びが可能 なノートパソコン,携帯音楽プレイヤー,スマートフォンなど電子機器は普及し, これら電子機器のユビキタス化は加速している。蓄電池を対象とした電力変換シス テムは,蓄電池自体が直流電圧のため後段には直流-直流変換を担う DC/DC コンバ ータが搭載される。

具体的な事例として、トヨタ自動車株式会社のハイブリット自動車であるプリ ウスのモータ駆動用電力変換システムを図 1.2 に示す<sup>(18)-(19)</sup>。図 1.2(a)に示す初期の モータ駆動用電力変換システム(1997 年発売)では、バッテリー電圧 274V を直接イ ンバータに印加してモータを駆動させ、モータ出力 33kW を実現していた。しかし ながら、図 1.2(b)に示す 3 代目(2009 年発売)ではバッテリー電圧を 201.6V として、 昇圧コンバータを介して後段のインバータに最高 650V の電圧を印加してモータ出 力 60kW の高出力化を実現している。ここで重要なことは、初代と 3 代目の間では 昇圧コンバータの有無が大きく異なることである。この初代ではモータ高速回転時 において、モータから逆起電力が発生し、安定した走行性能を得ることができなか ったが、3 代目では蓄電池とインバータの間に昇圧コンバータを挿入し、高電圧を 印加することで高出力化を実現し優れた走行性能を獲得している。

一方, ノートパソコン, 携帯音楽プレイヤー, スマートフォンなどの情報通信機 器分野においても MPU (Micro Processing Unit)や FPGA (Field-Programmable Gate Array), ASIC(Application specific integrated circuit)をはじめとする電子演算器の処理 速度の高速化とバッテリーの高寿命化・容量増大化に伴って製品としての高機能化



図 1.3 電子演算器に対する電力変換システム(文献(21)参照)

を実現している。

これら電子演算器に対する電力変換システムは図 1.3 (a), (b)に示すよう集中給電 方式と分散給電方式が存在する<sup>(20)-(21)</sup>。まず,集中給電方式は負荷に対して一段の 変換器で給電する方法である。各々の演算器の需要電圧も高い場合では,高電圧で 電力が供給することができるため,配線を太くする必要性が無く高密度化実装が 可能であった。しかしながら,近年では高速処理のため電子演算器の駆動電圧は低 電圧化が進み,消費電力は増加傾向にある。このため,集中給電方式では給電の際 に電流増大に伴って配線を太くせざるを得なくなり高密度化実装が困難になって いる。加えて,絶縁 DC/DC コンバータと演算器の間の配線の寄生インダクタンス によって負荷が変動した際に電圧ディップ(瞬時的な電圧降下)が発生し,演算器が 停止する場合がある<sup>(21)</sup>。

これに対して現在では、図1.3(b)に示す絶縁DC/DCコンバータにて絶縁機能を持たせ、演算器の需要電圧に合わせて非絶縁 DC/DC コンバータをそれぞれ挿入する 分散給電方式が主流になっている。この2段構成の電力変換システムとすることで、 演算器近傍まで高電圧で電力を伝送でき、配線を太くすることなく高密度化実装 が可能となる。また、小型で高速応答の非絶縁 DC/DC コンバータを演算器の近傍

に設置することで、寄生インダクタの影響を極力小さくし、安定した電力供給が可 能となる。

上記は蓄電池を用いた電力変換システムの一例であるが,蓄電池を内蔵した電力変換システムでは,効率やサイズ,構成の簡素さから非絶縁 DC/DC コンバータが多く活用される。そこで,本研究では蓄電池を搭載し移動が伴う機器の電力変換システム内の非絶縁 DC/DC コンバータの高性能化へ向けた取り組みを実施する。

#### 1.3. 電力変換器の高電力密度化の必要性

電力変換システムの非絶縁 DC/DC コンバータで望まれる性能は,電力変換効率 などの電気的な特性以外にも,輸送機器の場合では燃費向上や広い車内空間実現 のため小型軽量化は強く望まれる。また,情報通信機器に関しても可搬性向上や軽 薄なシステム,デザインの自由度向上のため変換器の体積・重量の面における付加 価値が強く求められる。

また,材料資源の有限性の面からも DC/DC コンバータの小型軽量化は重要である。DC/DC コンバータは図 1.4 に示すようパワー半導体デバイス,インダクタやトランスといった磁性部品,コンデンサや冷却フィンなどから構成される。特に,この構成要素であるインダクタやトランス(その他の構成要素にも一部含む)は、レア



図 1.4 電力変換器の外観

メタル(Ni, Mn, Co など)やベースメタル(Cu, Fe など)を用いて作成される。これらの 金属資源は電力変換器以外にもモータ,蓄電池の電極などに必要不可欠な材料で あり,将来的に世界人口の増大に伴う電気製品,輸送機器の大幅な普及に付帯して レアメタルは価格高騰を引き起こすとされている。また,レアメタル以外の鉄や銅 などの一般的なベースメタルに関しても,OECD 加盟諸国の経済状態の維持や発展 に加えて BRICs, NEXT11 など経済大国となる高い潜在性をもった国々の経済成長 を考慮すると,これら金属資源のニーズは 2050 年までには現有埋蔵量(既に発見さ れている鉱物資源量で,経済的に採掘が成り立つもの)を大きく超えてしまう可能 性が指摘されている<sup>(22)-(23)</sup>。例えば,インダクタやトランスなどで磁性材料として 使用される Ni, Zn, Mn, Co などは 2050 年までには現有埋蔵量を大幅に上回るニー ズが予測されている。従って,体積・重量の低減の付加価値を持たせること,材料 資源の有限性の以上 2 点から DC/DC コンバータの高電力密度化は重要である。

### 1.4. 電力変換器の高電力密度化に向けた方法

DC/DC コンバータは図 1.4 に示す受動素子,冷却システムが主要な体積を占める のでこれらの構成要素を小さくすることが変換器全体の高電力密度化に対する効 果的な方法である。図 1.5 には変換器の高電力密度化へ向けた方法を示す<sup>(24)</sup>。変換 器の高電力密度化は,構成要素である半導体デバイス,誘電体や磁性体をはじめと する受動素子の物性的性能向上や構造的改良,応用側からは回路方式の改良など 様々な方法が考えられる。これらの方法は物質の加工から製造技術まで含めると多 数あるものの簡潔にまとめると高電力密度化へ向けたアプローチは以下の 3 つの 方法に大きく分けることができると考えられる。

- ▶ 高周波スイッチング駆動(ソフトスイッチング技術含む)
- ら
  信
  と
  高
  性
  能
  受
  動
  素
  子
  の
  搭
  載
- ▶ 回路方式の改良

ここでは,非絶縁 DC/DC コンバータの高電力密度化へ向けた方策について,上 記で示した方法の有効性や問題点について取り上げる。



# 1.4.1. 高周波スイッチング駆動(ソフトスイッチング技術含む)

まず,第一の方策としてパワー半導体デバイスの高周波駆動が挙げられる。この 操作により電力変換器内で小型軽量化できるものは,インダクタやコンデンサと いったエネルギー蓄積素子である。原理としては,パワー半導体デバイスの高速な スイッチングによって,受動素子のエネルギー蓄積・放出のサイクルを早くできる ことに起因する。しかしながら,パワー半導体デバイスの低周波駆動から高周波駆 動への変更は図1.6に示すように単位時間あたりのスイッチング損失やP-N 接合ダ イオードでのリカバリ損失の増加を招き,この点においての回路全体の電力変換 効率の低下やパワー半導体用冷却システムの体積・重量増大につながってしまう。 すなわち,高周波スイッチング駆動のみでの電力変換器の小型軽量化はパワー半 導体デバイスの性能に依存する。この高周波駆動でのスイッチング損失を低減させ る対策は,次世代パワー半導体デバイスの適用,ソフトスイッチング技術の適用と 2つ考えられる。



図 1.6 パワー半導体の低周波/高周波駆動とスイッチング損失

これまで、パワーエレクトロニクス回路は、シリコンをベースとした比較的大容 量向けの絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor, IGBT)や高周波駆動に適した電界効果トランジスタ(Metal-Oxide-Semiconductor Field-Effect Transistor, MOSFET)の構造的改良<sup>(25)-(27)</sup>を加えた研究開発によって,変 換器の小型軽量化・高効率化が成し遂げられてきた。しかしながら、これらシリコ ンをベースとした半導体では、構造的改良のみによる性能向上に対する余白があ まり残されておらず物性的な限界が近づいているとされている。これに対して,近 年では炭化ケイ素(Silicon Carbide, SiC)や窒化ガリウム(Gallium Nitride, GaN)と呼ば れるワイドバンドギャップ半導体材料が注目を集めている。表 1.1 には各半導体材 料別の物性定数を示す<sup>(28)</sup>。ワイドバンドギャップ半導体と呼ばれる SiC や GaN は バンドギャップが従来のシリコンと比べて約3倍程度あり、シリコンと比べて1桁 大きい絶縁破壊電界を有している。このため、デバイスの耐電圧を確保する役割を 持つドリフト層を約1/10程度まで短くすることができるため、低オン抵抗化、さら にスイッチング速度に関しても電子飽和速度が約2倍程度と高速スイッチングも 可能である。新しい半導体材料の導入により、半導体デバイス自身の損失は低減で きるため,高周波駆動で問題となる電力変換効率の低下および冷却システムのス ケールアップに関する問題は改善することができる。

| Types Bandgap [eV] |      | Breakdown electric field<br>[V/cm] | Saturation electron<br>current [cm/s] |  |
|--------------------|------|------------------------------------|---------------------------------------|--|
| Si                 | 1.12 | 3.0×10 <sup>5</sup>                | $1.0 \times 10^{7}$                   |  |
| 4H-SiC             | 3.26 | $2.5 \times 10^{6}$                | 2.2×10 <sup>7</sup>                   |  |
| GaN                | 3.39 | 3.3×10 <sup>6</sup>                | $2.7 \times 10^7$                     |  |

表 1.1 パワー半導体デバイスで用いる半導体材料の物性定数(文献(28)より引用)

しかしながら、本質的に高速スイッチングはスイッチング遷移時の電圧電流変 化率(di/dt, dv/dt)が急峻になるため、電磁波障害 EMI(Electro Magnetic Interference)/RFI(Radio Frequency Interference)が深刻な問題となる。これらノイズに 関しての抑制の範囲は適用機器の項目や国内外でそれぞれ異なるものの、国際的 には国際電気標準会議(International Electrotechnical Commission, IEC)やその特別委 員会である国際無線障害特別委員会(Comité international spécial des perturbations radioélectriques, CISPR)の審議内容に準拠する必要がある。一般的には高周波駆動で 基準を上回ったノイズの周波数帯域に対しては、EMI フィルタの追加が最も容易な 解決方法になるが、フィルタ追加に伴ったコスト増大、変換器内での積載スペース 増大やフィルタでの損失増大が懸念される。この点に対しては、ノイズの原因とな る急峻な di/dt, dv/dt 抑制のためのゲートドライブ回路<sup>(29)-(31)</sup>の改良、プリント基板 やブスバーなどの回路の構造設計の面から抑制させる方法<sup>(32)-(34)</sup>などが研究されて おり、こういった面からの技術発展にも大いに期待を寄せたい。

次に,スイッチング遷移時の急峻な *di/dt*, *dv/dt* を抑制する有効な手段としてはソ フトスイッチング技術の適用が考えられる<sup>(35)-(40)</sup>。前述した方式はハードスイッチ ングと呼ばれるのに対して,ソフトスイッチングは図 1.7 に示すよう LC 共振現象 を利用してスイッチ端子電圧,スイッチ電流をゼロの状態からスイッチングさせ る方法である。ソフトスイッチングはスイッチング遷移時の電圧・電流の重なりを 低減でき,電圧・電流を緩やかに遷移させることができるので,パワー半導体デバ イスでの電力損失低減やノイズ低減の面において効果的である。しかしながら、ソ



図 1.7 ハードスイッチングとソフトスイッチングの違い

フトスイッチングを実現するためにはLC 共振現象を実現するためのインダクタや コンデンサを含む補助回路を追加で搭載しなければならず,追加された回路によ って変換器の小型軽量化に対する効果は低くなる。また,ソフトスイッチングは半 導体の損失低減には有効であるものの,回路全体の電力変換効率で考えた場合で は、この補助回路の能動・受動素子での損失によりハードスイッチングでの損失を 上回る事例<sup>(40)</sup>も存在する。従って、本技術の有効範囲はスイッチング損失が変換器 の全体損失のうちで大半を占めているとき、超高周波帯域(30MHz~300MHz)での駆 動<sup>(41)-(43)</sup>でスイッチング損失が許容できない場合など、LC の補助回路を追加するだ けのメリットが見出せたときのみと考えられる。また、この技術は補助回路に追加 される受動素子の性能にも左右されるので、次に高性能な受動素子の搭載による 変換器の小型軽量化の可能性について述べる。

#### 1.4.2. 高性能受動素子の搭載

これまでの電力変換器の小型軽量化に対するアプローチはパワー半導体デバイ スの発展に寄与するところが大きいが、受動素子の構造や材料特性向上によると ころも忘れてはならない。ここでは、変換器内のコンデンサやインダクタのサイズ を決定する因子について述べ、受動素子で使用される材料の視点から小型軽量化 の方策について議論を展開する。



図 1.8 平行平板を用いたコンデンサのモデル

<高性能コンデンサの搭載> DC/DC コンバータの主要な体積物である平滑用コン デンサのサイズを決定づける主な要素は、耐電圧、静電容量、電流実効値の3つで ある。ここでは、コンデンサの原理でも良く説明される図1.8 に示す平行平板のモ デルでその理由について説明する。耐電圧に関しては、コンデンサ自身の絶縁破壊 を防ぐため必要である。ここでガウスの法則に基づくと、金属プレート間の電界の 強さ E<sub>c</sub>は、コンデンサの両端電圧を v<sub>c</sub>、金属プレート間の距離を d<sub>c</sub> とすると次式で 示される<sup>(45)</sup>。

$$E_{\rm C} = \frac{v_{\rm c}}{d_{\rm c}} \tag{1.1}$$

従って、この(1.1)式から分かる通り、金属プレート間の距離 *d* を大きくすれば、 同じ絶縁破壊強度の誘電体でも耐電圧を得ることができる。

2 つ目の静電容量に関しては、回路仕様から電圧の脈動をどこまで抑制させるか によっても変わるが、回路仕様により所望の静電容量が必要になる。ここで、静電 容量 C は真空の透磁率  $\varepsilon_0$ 、コンデンサに使用される誘電体材料の比誘電率を  $\varepsilon_r$ 、金 属プレートの断面積を  $A_c$  とすると次式で示される<sup>(45)</sup>。

$$C = \frac{\varepsilon_0 \cdot \varepsilon_r \cdot A_c}{d_c} \qquad (1.2)$$

従って、回路の仕様で要求される静電容量を得るためには耐電圧を考慮した金属プレート間の距離 *d*<sub>c</sub>に加え、金属プレートの断面積 *A*<sub>c</sub>を大きくすれば良いことが分かる。

3つ目は発熱面からコンデンサの電流実効値に制限がかかる。この電流実効値の

制約に関しては、コンデンサ内部の等価直列抵抗(Equivalent Series Resistance, ESR) と電流実効値で決定される損失からなる。コンデンサの充放電電流の電流実効値を  $I_{crms}$ ,等価直列抵抗 $R_{ESR}$ とするとコンデンサの損失 $P_{loss}$ は次式で示される。

従って,以上のことを考慮すると電流実効値の条件をクリアするために *R*<sub>ESR</sub> を いかに小さくするかが重要になる。また,静電容量を確保するためには絶縁破壊強 度の高い誘電材を用いていかに *d*<sub>c</sub>を小さくするか,金属プレート両端の断面積 *A*<sub>c</sub> を構造的工夫からいかに大きくするか,ということが重要な議論になる。これらの 特性は、コンデンサで活用される誘電体によって特性が異なる。

DC/DC コンバータ内での電圧平滑用途で適用されるコンデンサには, 主にアル ミ電解コンデンサ, 積層セラミックコンデンサ, タンタルコンデンサ, フィルムコ ンデンサの4種類がある。アルミ・タンタル双方の電解コンデンサは単位体積当た りの静電容量が高く小型という特徴を有する。しかしながら, コンデンサ内部の等 価直列抵抗が大きく電流実効値の面で制約を受けやすい特徴があり, 仮にコンデ ンサを並列化させ電流実効値を分散させたとしても回路の占有体積増大は避ける ことはできない。

一方,フィルムコンデンサ,積層セラミックコンデンサは上述したコンデンサに 比べて *R*<sub>ESR</sub> が低いので単位体積当たりの電流密度が大きくできること,電解コン デンサのように電解液を用いないため理論上では半永久的に使用可能,といった 特徴がある。しかしながら,これらのコンデンサは,電力変換回路の電圧平滑用途 としては単位体積当たりの静電容量の小ささから活用されることが多くなかった が,フィルムコンデンサは誘電体フィルムの薄膜化,積層セラミックコンデンサは 材料の微細化と積層技術の発展により,単位体積当たりの静電容量が増大してい る傾向にある<sup>(46)-(48)</sup>。これにより,パワー半導体の高性能化に伴う電力変換器の高 周波駆動に向かった動向と相俟って大電力用途の車載用モータ駆動用電力変換シ ステム内の電圧平滑用コンデンサ<sup>(19), (49)</sup>としても適用され始めている。また,これ らのコンデンサは等価直列インダクタンス(Equivalent Series Inductance, ESL)が低い



ので充放電に伴ったサージ電圧が発生しにくいので高周波用途にも適している<sup>(50)</sup>。 ただし,積層セラミックコンデンサは DC バイアス条件において静電容量が低下す る特性があるが, DC バイアス条件おいて静電容量が増加する圧電材料を活用した コンデンサ<sup>(51)</sup>なども登場してきており,こうした高性能なコンデンサの活用する ことも小型軽量化に対する一つの切り口である。

<高性能インダクタ,トランスの搭載> 次に、高性能な磁性部品搭載による小型 軽量化の可能性について述べる。インダクタやトランスの構成要素は図 1.9 に示す ように、一般的には磁性体コアと巻線の 2 つからなり、磁性体さえあれば巻線を巻 きつけるだけなので設計の自由度が高い部品である。このインダクタやトランスの サイズ決定因子に関しては、巻線巻数や銅損を考慮した巻線の電流密度、磁性体の 磁束密度、交番磁界による鉄損を含む磁性材料の損失特性、がそのサイズを決定づ ける要素に当たる。しかしながら、これらの要素はお互いに密接な関わり合いを持 つため、単純にインダクタの体積を評価するのは非常に複雑である。これに対して、 インダクタの体積を評価する手法の 1 つにエリアプロダクト法が存在する。このエ リアプロダクト法とは窓面積 A<sub>w</sub>と断面積 A<sub>L</sub>の積 A<sub>p</sub>からインダクタの体積を評価 する手法で、その基本的な概念はインダクタの蓄積するエネルギーに着目したも のであり次式によって示される<sup>(52)</sup>。

$$A_{\rm p} = A_{\rm L} \cdot A_{\rm w} = \frac{2W_{\rm Lmax}}{K_{\rm W} \cdot J_{\rm w} \cdot B_{\rm max}} = \frac{L \cdot I_{\rm Lmax}^2}{K_{\rm W} \cdot J_{\rm w} \cdot B_{\rm max}} \qquad (1.4)$$

ここで、L は自己インダクタンス、WLmax はインダクタ蓄積する最大エネルギー、

 $I_{\text{Lmax}}$ は巻線電流最大値,  $J_{w}$ は巻線電流密度,  $B_{\text{max}}$ は最大磁束密度,  $K_{w}$ は窓面積に対す る巻線断面積の占有率を示し巻線の絶縁被膜,絶縁距離を考慮して決定される係 数である。この(1.4)式からインダクタのサイズを決定する基準は,インダクタンス  $L \approx I_{\text{Lmax}}$  や回路仕様から決定されるもの,  $J_{w}$ は巻線の表皮効果や近接効果を含む AC 抵抗と DC 抵抗によって決定される要素なので,磁性材料の視点では  $B_{\text{max}}$  が体 積に大きく関わりを持つことが分かる。ここで言う最大磁束密度  $B_{\text{max}}$  とはコアの 断面積  $A_{\text{L}}$ に対するコア内の最大磁束  $\Phi_{\text{max}}$ の密度のことであり次で表現される。

すなわち、この(1.5)式から分かるように、同じのmaxが巻線から生じたとしても磁 束密度をより高く設定できる磁性体コア材料を選択することができれば、コアの 断面積 AL の縮小、コアに巻きつける巻線長の短縮できるので、結果として磁性部 品の小型軽量化に繋がる。基本的には最大磁束密度 Bmax がインダクタのサイズと いう点に関しては大きく関わりを持つが、これ以外にも比透磁率や温度定格以内 に収めるための鉄損の特性など様々な因子がサイズに関わりをもつので回路仕様 に合わせた材料選択が重要となる<sup>(53)-(54)</sup>。ここでは詳細な説明は割愛するが磁性体 の分類は、比透磁率が高く高飽和磁束密度のアモルファスコアや積層鋼板、直流用 リアクトル用として活用されるダストコア、高周波特性に優れて比較的安価なフ ェライトなどが挙げられる。上記の材料以外にも、近年では高速急冷技術の進展に よりナノ結晶軟磁性材料<sup>(55)-(56)</sup>や粉末状のアモルファス金属<sup>(57)</sup>が登場してきており、 優れたコア材を適用することからの高効率化・小型軽量化の視点も忘れてはならな い。

#### 1.4.3. 回路方式の改良

最後の小型軽量化に向けた方法としては、応用側の目線から回路方式の改良が 考えられる。ここでは本研究で取り扱う昇圧チョッパ回路を事例にその有効性につ いて述べる。ここでは、他の方式と比較するため、図 1.10 に示す回路をシングル



図 1.10 シングルフェーズ方式昇圧チョッパ回路



図 1.11 単相昇圧チョッパ回路の動作モードとエネルギーの流れ

フェーズ方式昇圧チョッパ回路と呼称する。この回路は、図 1.11(a), (b)に示すよう にメインスイッチ $S_1$ がオンとオフ時で2つの動作モードが存在し、メインスイッチ  $S_1$ がオン時に入力側からインダクタ $L_1$ へエネルギーが蓄積され、この時、出力電力 は電圧平滑用コンデンサ  $C_0$ の電荷から供給される形となる。一方、メインスイッ チ $S_1$ がオフ時にはインダクタのエネルギーは放出する形態となり、出力コンデン サに電荷が蓄積される。従って、受動素子のエネルギー伝達が1つのスイッチのオ ンとオフで決定されるため、スイッチ $S_1$ を高周波駆動することでコンデンサ $C_0$ や インダクタ $L_1$ を小型軽量化する他ない。これに対して回路方式の改良から電力変 換器の高電力密度化へ向けては、能動・受動素子の印加される電圧を分圧させるこ とを目的としたマルチレベル化<sup>(58)-(62)</sup>、電流値を分流させることを目的としたマル チフェーズ化<sup>(63)-(75)</sup>の2つが挙げられる。

 $< \neg \mu + \nu \prec \mu h$ 図 1.12 (a)にマルチレベル方式の一方式である 3 レベル DC/DC コンバータ<sup>(49)</sup>を示す。本回路はインダクタ $L_1$ ,2つの出力コンデンサ $C_{o1}$ , $C_{o2}$ , 4 つの半導体スイッチ $S_1$ , $S_2$ , $D_1$ , $D_2$ より構成される。この方式は出力コンデンサを 2 個併用することで回路内に電圧レベルが 3 つ存在し,各素子の電圧ストレスを低 減できるという特徴を有する。この駆動方法としてはメインスイッチ $S_1$ , $S_2$ の駆動



図 1.12 マルチレベル方式昇圧チョッパ回路(3 レベル)

信号の位相を 180°シフトさせて駆動させる。図 1.12 (b)には各相のスイッチ信号の デューティ比dをd>0.5の条件で駆動させた場合での1周期あたりでの受動素子の エネルギーの蓄積と放出の流れを示す。この図から、2 つの出力側電圧平滑用コン デンサそれぞれに着目して見ると、エネルギーの蓄積と放出のやりとりは1周期内 で1回だけであるが、インダクタに関しては2回存在する。すなわち、インダクタ に対しては等価的にシングルフェーズ方式を 2 倍周波数駆動していることと同じ 意味合いをもち, インダクタの体格低減には効果的である。また,2 つの出力平滑コ ンデンサが直列に接続されるのでシングルフェーズ方式と比較して等しい静電容 量を実現するためには、それぞれのコンデンサで2倍の静電容量が必要になり体積 増大が懸念されるが, Col, Co2 は分圧されることになるので、シングルフェーズ方式 の Coと比較して耐電圧を抑えることができる。これにより、本節第2項でも説明 した通り, 絶縁距離 d を縮小化できるため, 静電容量を得やすく, コンデンサの合 計体積も従来のシングルフェーズ昇圧チョッパ回路と比較してはほとんど変わら ない。従って、インダクタの小型軽量化に対して色濃く有効性が残る。しかしなが ら、本方式は低電圧大電流用途ではパワー半導体デバイスの通過素子数が2つ存在 するので, 導通損失が増大する可能性がある。



図 1.13 マルチフェーズ方式昇圧チョッパ回路(2 相)

<u><マルチフェーズ化></u> この問題に対いて、有効なのは変換器の構成を多相並列化 させるマルチフェーズ方式が考えられる。マルチフェーズ方式昇圧チョッパ回路構成を図 1.13 (a)に示す。本回路はシングルフェーズ方式昇圧チョッパ回路を多相並列化させることで、入力側の大電流を各回路間で分流化できるので容易に大容量化しやすい特徴を有する。また、本回路の駆動方法はマルチレベル方式と同様にメインスイッチ S<sub>1</sub>, S<sub>2</sub>の位相を 180°シフトさせて駆動させることで、交互に出力側へ電流が伝送され、コンデンサの充放電電荷量を低減することでき、出力平滑コンデンサの小型軽量化に有効である。

この概念を掲示するため,図 1.13 (b)には各相のスイッチ信号のデューティ比 *d* を *d*>0.5 の範囲で駆動させた際の 1 周期あたりでの受動素子のエネルギーの蓄積と 放出の流れを示す。この図から、マルチレベル方式とは反対で、2 個のインダクタ *L*<sub>1</sub>, *L*<sub>2</sub>はそれぞれ 1 周期あたりで 1 回の蓄積と放出があるのに対して、出力コンデ ンサ *C*<sub>0</sub> では 2 回存在する。従って、出力コンデンサに対してはシングルフェーズ 方式を等価的に 2 倍周波数で駆動していることに相当し、出力側平滑コンデンサの 小型軽量化に対しては有効である。一方、インダクタの合計体積に関しては、入力 電流が分流化するため、電流に比例して発生する磁束を低減できるので、合計のイ ンダクタ体積はシングルフェーズ方式と比較しても体積増大の要素にはなりえな

い。従って、本方式はコンデンサの体格低減に有効性が色濃く残る方式と言える。

# 1.5. 本研究の位置づけ、目的、論文構成

#### 1.5.1. 位置づけ

本研究では、小型軽量化が求められる移動が伴う機器内の非絶縁 DC/DC コンバ ータの高電力密度化に対する検討を実施する。この高電力密度化に対する方策とし ては第4節で述べたように数多く存在するが、一般的に新規の高性能半導体や高性 能受動素子の適用は高価格な材料を使用しているケースが多く価格面でボトルネ ックとなり易い傾向がある。一方で、回路方式の改良による小型軽量化のアプロー チは、部品点数こそ多くなるものの高性能な受動素子を使用しなくても、これまで の安価な素子で変換器の高電力密度化を図ることができる。また、複数必要な半導 体デバイスはモジュール化・実装技術の発展が考えられ、半導体駆動用ゲート駆動 回路に関しては IC(Integrated Circuit)化で回路占有面積の削減や製造合理化で低コ スト化が期待できる。こういった技術潮流からゲート駆動回路やパワー半導体を集 積化し自己保護機能(短絡・過電圧・過電流など)有した IPM(Intelligent Power Module)や回路方式の改良に対応した半導体モジュールも活用されつつある。

一方で,将来的には高価な能動・受動素子も製造技術の発展や市場の需要・供給 のバランスに合わせて安価になる可能性もあり,回路方式の工夫と高性能な素子 との組み合わせで,更なる変換器の高電力密度化の可能性も見えてくる。従って, これらの背景を含めて考えても,回路方式の改良から変換器の高電力密度化を検



討することは普遍的にその有効性が残る。

また, 求められる車載用電力変換システムの非絶縁 DC/DC コンバータは, 搭載 できるバッテリーセル数に価格的な面とサイズ面で制約があるので蓄電池のみで の高電圧化は難しいため, 高出力化に際しては大電流を扱える性能の方が望まれ る。同様に, 情報通信機器に関しては電子演算器の高速処理と低電圧化の動向から, 変換器へは電流容量を増やす方策が重要となる。従って, 回路方式の改良としては マルチフェーズ方式の適用を前提として考える。

しかしながら、マルチフェーズ方式は出力平滑コンデンサの小型軽量化には有 効であるが、インダクタの部品点数が増加し実装占有領域を考慮してもインダク タ単体の低背化は可能であっても、複数必要なインダクタの合計体積・重量を効果 的に小型軽量化できるものではない。さらに前述したように、インダクタなどの磁 性材料はレアメタルを含む金属資源を含むケースも多く、価格的な面でも小型軽 量化することが今後さらに求められる可能性が高いと考えられる。そこで、本研究 では図 1.14 に示す研究領域を対象にマルチフェーズ方式に加えて各相それぞれ必 要だったインダクタの機能を単一の磁性体コアに集約させ、部品点数削減や小型 軽量化について検討を進める。

各相のインダクタを磁気的な結合を利用するとインダクタの小型軽量化に対し て有効である。その理由としては3つからなる<sup>(66)-(75)</sup>。

1つ目は部品点数の削減である。従来のマルチフェーズ方式は並列化させた相数 に等しい数のインダクタが増加することになる。これに対して各相の巻線を単一の 磁性体コアに集約させることで,部品点数の削減が可能である。

2つ目はコア内磁束の低減である。一般的にコアサイズは,第4節2項で述べた ように,コア内の最大磁束が大きく関わりを持つ。これに対して逆結合で磁気的に 結合させたインダクタは,巻線の直流電流から発生する直流磁束を互いに打消し あうこと,並列化させた回路間で発生する交流磁束をトランスとして共有化でき ることが挙げられ,これらの点からコア内の磁束を低減でき,インダクタのサイ ズ低減が可能である。 3 つ目はインダクタ電流リプルが等価的に従来の図 1.13 で示した方式と比較し て高周波動作になることである。これは磁気的な結合によって形成されるトランス の相互誘導の影響により,自相のインダクタ電流は他相のインダクタ電流の影響 を受けるため,等価的に高周波動作しているような振る舞いになる。

以上のことが、磁気結合の特徴および利点である。

### 1.5.2. 本研究の目的

本研究の目的は以下の通りである。

- (a) マルチフェーズ化させた非絶縁 DC/DC コンバータのインダクタを磁気的に 結合させ、その有効性を明示することに加え、磁性体コアの磁化飽和を回避 し所望の電気的特性を得る設計方法の確立とその実証評価
- (b)磁気コアの構造や巻線構造の改良による更なる結合インダクタの性能向上の実現と特性解析に基づいた設計方法確立とその有効性の実証評価以上を目的として、本論文は以下のように構成される。

#### 1.5.3. 論文構成

本研究は全8章より構成される。その内容の概要はそれぞれ以下の通りである。

第1章では、パワーエレクトロニクス分野における包括的な動向や社会的な意義 について述べた。さらに、移動が伴う機器に対する伴う電力変換システムの一例を 示し、材料的資源の有限性や電力変換器の高電力密度化に向けた取り組みの必要 性について述べている。また、これに対して電力変換器の小型軽量化に向けた方法 論について展開している。その後、本研究の立ち位置や目的について掲示している。

第2章では、本研究で使用する磁気回路モデルを用いたインダクタ設計手法について述べている。磁気回路を用いたインダクタ設計方法の有効性は任意形状の磁性体コアや巻線構造においてもインダクタを設計できることが利点として挙げられる。また、その具体的な例としてシングルフェーズ方式昇圧チョッパ回路の直流用 インダクタを例に設計事例を掲示している。 第3章では、車載用モータ駆動用電力変換システムを想定した2相マルチフェー ズ昇圧チョッパ回路について取り上げる。まず、インダクタの小型軽量化に向けて 各相の非結合インダクタを磁気的に相互結合させた結合インダクタの特性解析、 設計手法の確立、実機による実証的評価の3点を踏まえて、その有効性について言 及している。また、コンデンサに関しても従来の非結合インダクタを用いたマルチ フェーズ方式はシングルフェーズ方式と比較して静電容量が低減でき小型軽量化 が可能であるが、これに対して結合インダクタの搭載がマルチフェーズ方式の出 力平滑コンデンサの小型軽量化に対して性能劣化の原因とならないか理論解析と 実証評価により評価している。また、シングルフェーズ方式と比較して、マルチフ ェーズ方式はどの程度静電容量が削減可能か、という視点で小型軽量化の度合い についても合わせて議論している。

第4章では,第3章で取り扱った結合インダクタを三相化へ展開させ,磁性体コ ア構造に関する議論や電磁気的な特性解析を実施している。また,従来の非結合イ ンダクタ方式と比較して高電力密度な特性を有していることを示すため,コアサ イズと磁束密度を規定した際の電力容量の算出法を提案している。また,実機評価 を通してその妥当性について評価している。

第5章では,結合インダクタの磁気コア構造に着目した性能向上手法について提 案している。結合インダクタは高い結合係数を有しているとき,サイズ低減に有効 であるが,一般的に流用している三脚コアを使用した場合,結合係数が飽和する事 例が存在する。加えて,結合係数を向上させるためには大きなエアギャップが必要 となる事例が存在する。これに対して,本章ではこれらの問題を解決可能な新規磁 気構造の結合インダクタを提案し,このインダクタに対して設計手法の確立と実 機による実証評価を実施し,その有効性について論じている。

第6章では,結合インダクタの巻線構造に着目した性能向上手法について検討している。この章では,巻線構造に着目した結合インダクタの先行研究の各種有効性について述べ,本研究の立ち位置について述べている。次に,提案する巻線構造を 有する結合インダクタの電磁気的な特性解析,設計手法を掲示したのちに,仮想的

なコアを設計することで、従来の結合インダクタとの体格低減効果ついて確認する。

第7章では、電子演算器の電力供給を担う降圧チョッパ回路について、マルチフ エーズ方式を適用し、ダストコアで巻線を覆った積層結合チップインダクタを提 案する。ダストコアの場合、比透磁率が直流電流重畳に伴って下がる傾向があり、 インダクタンスの変化と直流電流との関係(直流重畳特性)を調査する必要性があ る。これに対して、電磁界シミュレータを用いて結合インダクタの直流重畳特性に ついて調査を実施し、提案する積層結合チップインダクタの有効性について述べ ている。また実証評価ではスイッチングデバイスに GaNFET を適用し 1MHz での 高周波駆動で評価を実施し提案方式の有効性について確認する。

第8章では、本論文の成果と提案する磁気結合を利用した電力変換器の総括を述べる。

### 第2章 磁気回路と磁気回路モデルを用いたインダクタ設計法

#### 2.1. 諸言

汎用の磁性体コアを用いてインダクタを設計する方法には、磁性体コアのデー タシートで記載されている AL-Value から設計する方法<sup>(76)</sup>と磁気回路から設計する 方法<sup>(77)-(78)</sup>の2つの方法がある。AL-Value から求める方法は、あらかじめ磁性体コ アの製造企業が提供している巻線Nとインダクタンスの関係 (*AL*=nH/N<sup>2</sup>)を用いて インダクタを設計する方法である。ここで、AL-Value を用いた場合、インダクタ の自己インダクタンスLは次式の関係から導かれる<sup>(76)</sup>。

ここで、回路仕様で要求されるインダクタンスLがすでに決まっている場合、必要な巻線巻数Nは(2.1)式とコアのデータシートに記載されているAL-Valueから容易に設計することができる。しかしながら、磁性体コアの製造企業が提供しているAL-Valueの数値は磁性体のエアギャップの位置などを限定して測定されていることが多く、企業が提供している情報の範囲内で設計する必要性があるので制約条件が多い。

一方,磁気回路をベースとしたインダクタ設計方法は磁性体コア内での電磁気 的挙動について連成した解析を通して,磁性体コアの磁化飽和の回避と所望の電 気的な特性を実現するインダクタ設計手法である。この利点は磁性部品の構造から 磁気回路モデルを考えることで任意な磁性体コア形状や巻線構造の場合において も自由にインダクタを設計できる点にある。

まず,本章では磁気回路の基本的な考え方と磁気回路をベースしたインダクタ 設計方法について述べる。また,磁気回路を用いたインダクタ設計方法の基本的な 概念を示すため,具体的に昇圧チョッパ回路の直流用インダクタを事例にその設 計手法を掲示する。

#### 2.2. 磁気回路

磁気回路とは、アンペールの法則に基づいた磁性部品に対する理論である。磁気 回路は発生する磁束を電気回路における電流と捉え、磁束を作り出している起磁力 を電気回路における電圧源として、電気回路と同様にオームの法則やキルヒホッ フの法則を用いることができる磁性部品に対しての回路理論である。磁気回路では 起磁力や磁束のほかに、それらの関係をオームの法則で結びつける磁気抵抗という 因子が存在し、これが電気回路における抵抗に相当する。これらの起磁力、磁束、磁 気抵抗の関係はアンペールの周回積分の法則によって定義することができる。

図 1.9 に示すインダクタの磁気回路モデルを導出し,磁気回路モデルと電気回路 の対応関係について述べる。図 1.9 に示すインダクタに対して周回する閉磁路 *l* に 対してアンペールの周回積分を適用すると次式が得られる。

 $\phi = B \cdot A_{\rm L} = \mu_0 \cdot \mu_{\rm r} \cdot H \cdot A_{\rm L} = \mu_0 \cdot H_{\rm g} \cdot A_{\rm L}$  .....(2.3) ただし、導出の際にエアギャップ部分の比透磁率  $\mu_{\rm r}$  は真空中と等しいものとして1としている。従って、(2.2)-(2.3)式より次式の関係が導出される。

ここで、R<sub>mcore</sub>はコア内の磁気抵抗、R<sub>mg</sub>はエアギャップでの磁気抵抗、R<sub>m</sub>はこれ らの合成抵抗値であり、変換の際には以下の関係を用いている。

$$R_{\text{mcore}} = \frac{l - l_g}{\mu_0 \cdot \mu_r \cdot A_L}, \quad R_{\text{mg}} = \frac{l_g}{\mu_0 \cdot A_L} \quad (2.5)$$

| Electric circuit |         | Magnetic circuit                                |                |
|------------------|---------|-------------------------------------------------|----------------|
|                  | R       | $Ni_{\rm L}$ $\uparrow$ $\clubsuit$ $R_{\rm m}$ |                |
| Components       | Symbols | Components                                      | Symbols        |
| Voltage          | V       | Magnetomotive force                             | NiL            |
| Current          | Ι       | flux                                            | φ              |
| Resistance       | R       | Magnetic reluctance                             | R <sub>m</sub> |

表 2.1 磁気回路と電気回路の各要素の対応関係

この(2.4)式を磁気回路におけるオームの法則といい,電気回路理論における起電力 V,電流 I,電気抵抗 R と対応させて考えると,表 2.1 に示すように起電力 V には起磁力 Ni<sub>L</sub>,抵抗 R にはコアの寸法や材質で一様に決定される磁気抵抗 R<sub>m</sub>,電流 I には起磁力から発生する磁束 Øがそれぞれ対応関係に当たる。ただし,電気回路との違いとして,抵抗 R は電力を消費する要素であるが,磁気抵抗 R<sub>m</sub> はエネルギーを蓄積する要素であり,この点が電気回路と大きく違う点である。

# 2.3. 磁気回路モデルを用いたインダクタ設計法

# 2.3.1. シングルフェーズ方式昇圧チョッパ回路のインダクタ設計

この磁気回路モデルを用いたインダクタの設計方法の事例として,図 1.10 に示 すシングルフェーズ方式昇圧チョッパ回路の直流用インダクタの設計事例を掲示 する。

まず、インダクタを設計する上で重要なのはインダクタ電流リプル値とコア内 磁束の最大値である。前者はコンバータ全体の電力変換効率に関係を持つことや回 路内の半導体デバイスの通電時における電流最大値を決める要素である。また、負



図 2.1 インダクタ電流とコア内磁束の模式図

荷変動時における電流連続モードや電流不連続モードとなる範囲を決定づける要素であるので仕様に合わせて設計される必要性がある。一方,後者は磁性体コアの 磁化飽和を発生させないで,高出力時においても安定してインダクタンスを保持 するために設計しなければならない要素である。仮に,磁性体コアの磁化が飽和す ると磁性体コアを用いることで得ていた高いインダクタンスは大幅に低下し,等 価的に巻線のみのインダクタンスとなってしまうため過剰な電流が回路内を通過 することになる。その結果,変換器内の半導体デバイスの熱暴走を招き,破損する 可能性がある。

以上のことから、インダクタリプル電流値とコア内磁束密度を設計することが 重要である。

#### 2.3.2. 特性解析

まず、インダクタ電流リプルとコア内磁束についてモデル化するにあたり昇圧 チョッパ回路の電流連続モード駆動時におけるインダクタの電流波形とコア内磁 束波形を図 2.1 (a)、(b)にそれぞれ示す。インダクタ電流 *i*L は平均電流 *I*Lave の上にメ インスイッチ S<sub>1</sub>のオンとオフのスイッチングに伴って変化するインダクタ電流リ プル *I*Lpp が重畳する電流波形である。インダクタ平均電流は回路の負荷状態に伴っ 第2章 磁気回路と磁気回路モデルを用いたインダクタ設計法

て変化し、リプル電流はデューティ比やインダクタンス等に依存して変化する要素である。

まず,磁性体コアの磁化の飽和を避けるためには図 2.1 (b)に示す最大磁束  $\phi_p \delta$ 使用する磁性体コアの材質と断面積から決定される飽和磁束  $\phi_{sat}$ より下げて設計 すれば磁化飽和を避けることができるので,最大磁束  $\phi_p \delta$ を磁気回路からモデリン グする。

<u><直流磁束解析></u>はじめに、インダクタの平均電流  $I_{Lave}$  から発生する直流磁束  $\Phi_{DC}$ の解析を実施する。表 2.1 の磁気回路モデルより  $i_L$ を  $I_{Lave}$ とし、 $\phi$ を  $\Phi_{DC}$ とすれば、キルヒホッフの法則を用いると次式の関係が得られる。

<u><交流磁束解析></u>次に、交流磁束  $\Phi_{AC}$ を求める。交流磁束は、ファラデーの法則
に基づいてインダクタ巻線に電圧が印加されることで発生する。ここで、図 1.10
よりスイッチS<sub>1</sub>のオン期間  $T_{on}$ には、インダクタ巻線に印加される電圧  $v_L$ はキルヒ
ホッフの法則に基づいて、入力電圧  $V_i$ と等しくなることから、ファラデーの法則を
適用すると次式の関係が得られる。

 $v_{\rm L} = V_{\rm i} = N \cdot \frac{\Phi_{\rm AC}}{T_{\rm on}}$  (2.8)

ここで、磁束の変化値 Φ<sub>AC</sub> について解くと、次式が得られる。

$$\Phi_{\rm AC} = \frac{V_{\rm i}}{N} \cdot d \cdot T_{\rm s} \quad \dots \qquad (2.9)$$

ただし、 $T_{on}$ はデューティ比dとスイッチング周期 $T_s$ を用いて $T_{on}=dT_s$ としている。 一方、メインスイッチ  $S_1$ がオフ期間においては、インダクタ巻線電圧は  $v_L=V_i-V_o$ の電圧が印加されることになるが、定常状態においては、スイッチオンとオフ期間 に磁束の増減は図 2.1(b)のように等しくなるので、ここでは、解析結果を改めて記
載することは省略する。

<u><最大磁東></u>これまでの解析結果を用いてコア内磁束の最大値をモデル化する。 コア内における最大磁束  $\phi_p$  は図 2.1 (b)から見て分かるように直流磁束  $\phi_{DC}$  と交流 磁束の半値  $\phi_{AC}/2$  の和で示される。従って,コア内の最大磁束  $\phi_p$  は式(2.7)と式(2.9) より、次式で表現される。

従って、使用するコアの断面積を  $A_L$  とすれば、駆動時におけるコア内の最大磁束 密度  $B_{max}$  は次式で与えられる。

<<u><インダクタリプル電流解析></u>次に、インダクタ電流リプル  $I_{Lpp}$ を磁気回路モデルより、数式的にモデル化する。ここでは、磁束変化  $\phi_{AC}$ に対する起磁力の変化に着目してインダクタ電流リプル  $I_{Lpp}$ について求める。表 2.1 の磁気回路モデルをすべて交流成分に置き換え起磁力を $NI_{Lpp}$ 、発生する磁束を $\phi_{AC}$ とし、磁気回路モデルにおいてキルヒホッフの法則を適用すると次式の関係が得られる。

 $N \cdot I_{Lpp} = \varPhi_{AC} \cdot R_m$  .....(2.12) 従って(2.9)式と(2.12)式よりインダクタ電流リプル  $I_{Lpp}$ は次式で表現される。

$$I_{\rm Lpp} = \frac{R_{\rm m} \cdot \Phi_{\rm AC}}{N} = \frac{V_{\rm i} \cdot R_{\rm m}}{N^2} \cdot d \cdot T_{\rm s} \qquad (2.13)$$

### 2.3.3. 設計

次に、インダクタの設計について述べる。設計する評価回路定数を表 2.2 に示す。 使用する磁性体コアのサイズと材質は汎用フェライトコア PC40EC90×90×30 を 用いて行う。設計は、コア内磁束密度を 250mT、インダクタリプル電流を 5A とし て設計するものとし、これらの特性を得ることを実機評価する上での評価事項と する。

| Input voltage                                                   | $V_{ m i}$               | 50V                |
|-----------------------------------------------------------------|--------------------------|--------------------|
| Output voltage                                                  | $V_{ m o}$               | 120V               |
| Duty ratio                                                      | d                        | 0.583              |
| Switching frequency                                             | $f_{ m s}$               | 50kHz              |
| Output power                                                    | $P_{\rm o}$              | 1kW                |
| Inductor average current                                        | <i>I</i> <sub>Lave</sub> | 20A                |
| Inductor ripple current                                         | $I_{\rm Lpp}$            | 5A                 |
| Maximum flux density                                            | $B_{\rm max}$            | 250mT              |
| Sectional area in center leg (PC40EC90 $\times$ 90 $\times$ 30) | $A_{ m L}$               | 707mm <sup>2</sup> |

表 2.2 回路仕様と設計条件

設計はコア内磁束に関する条件とインダクタ電流リプルに関する条件を両方満 たす必要性があり、(2.10)式と(2.13)式から分かる通り、磁気抵抗値 Rm と巻線巻数 N の2つの要素から考えなければならない。従って、(2.10)式と(2.13)式を連立させて2 つの特性を満足させる設計方法を掲示する。設計する手順としては、巻線巻数 Nの 決定、磁気抵抗 Rm の算出、インダクタンス L の算出の順序で設計する。

<u><巻線巻数 N の決定></u>まず, 巻線巻数 N から決定する。磁性体内の磁化を飽和さ せないためには変換器駆動時における最大磁束を  $\Phi_{max}$  として, 解析で求めた最大 磁束  $\Phi_p$ で  $\Phi_p \leq \Phi_{max}$  の条件を考えればよい。従って, 最大磁束に関する(2.10)式にイ ンダクタ電流リプルに関する(2.13)式の $R_m$ を代入して  $\Phi_p \leq \Phi_{max}$ を考えると次式が得 られる。

ここで $\Phi_{max}$ は、巻線を巻きつける磁性体コアの中央脚断面積 $A_L$ は707mm<sup>2</sup>、設計 する $B_{max}$ は250mTであるので(2.11)式より176.8µWbとなる。この巻線数Nに関す る(2.14)式に対して、表 2.2 に示す回路仕様を代入すると巻線巻数は $N \ge 16.49$ とな り、ここでは巻線巻数は17turnと決定する。

| Number of winding turns |                | Ν     | 17turns |
|-------------------------|----------------|-------|---------|
| Self-inductance         | Designed value | $L^*$ | 116µН   |
|                         | Measured value | L     | 116.3µH |

表 2.3 作成したインダクタの設計値と実測値



<<u><磁気抵抗の算出></u>巻線巻数 N が決定したので,次に磁気抵抗値 R<sub>m</sub>を決定する。 磁気抵抗値 R<sub>m</sub>を決定するに当たっては,インダクタ電流リプルの条件式から求め る。(2.13)式を変更すると次式が得られる。

$$R_{\rm m} = \frac{I_{\rm Lpp} \cdot N^2}{V_{\rm i} \cdot d \cdot T_{\rm c}} \qquad (2.15)$$

この(2.15)式に表 2.2 で示す回路仕様を代入すると, R<sub>m</sub>=2.48A/µWb と算出される。

<インダクタンス値の算出> 最後に,磁気抵抗の直接測定は不可能であるため, 具体的に設計した巻線巻数と磁気抵抗値を以下の関係式に代入して設計する自己 インダクタンスLを算出し,これを目標値としてエアギャップを設けインダクタを 作成する。

$$L = \frac{N^2}{R_{\rm m}} \tag{2.16}$$

ここで、(2.16)式に対して設計した磁気抵抗Rm, 巻線巻数Nを代入すれば、インダク

第2章 磁気回路と磁気回路モデルを用いたインダクタ設計法

タンスの設計値を得ることができる。このインダクタ設計方法に基づいて作成した インダクタの外観を図2.2に示し,実際にLCRメータを用いて測定したインダクタ ンス実測値と(2.16)式に基づいて計算した設計値を表 2.3 に示す。この表から設計 値と実測値に関しては,ほとんど誤差なく作成できていることが確認できる。

### 2.3.4. 実証評価

設計方法の妥当性を確認するため、実際に設計したインダクタをシングルフェ ーズ昇圧チョッパ回路に搭載し実機動作を評価する。動作波形を図 2.3 に示す。こ こで、図中のスイッチ電圧は IGBT のコレクタ-エミッタ間の電圧を測定している。 この実機動作波形から、インダクタ電流リプル *I*Lpp は実測値 5.1A となっており、設 計値である 5.0A とほぼ等しくなっていることが確認できる。また、インダクタ電 流は磁気飽和特有のひずんだ波形ではなく安定して動作していることが確認でき る。このことから磁気回路モデルを用いたインダクタの設計方法の妥当性が確認で きる。

### 2.4. 結言

本章では、磁気回路の基本的な考え方を掲示し、実際に磁気回路をベースとし たインダクタの設計手法について述べた。この設計方法では、インダクタの構造か ら決定される磁気回路を考えることで、電磁的な特性を所望の仕様へと設計する ことが可能である。次章からは、この磁気回路を用いて車載用モータ駆動用電力変 換器内の昇圧チョッパ回路のインダクタの小型軽量化可能な結合インダクタの設 計法やその有効性について議論する。

32

### 第3章 車載用を想定した電力変換回路の小型軽量化

### 3.1. 諸言

2014 年にハイブリットカーや電気自動車に続く第 3 のエコカー燃料電池車 (MIRAI)が発表された。このモータ駆動用電力変換システムでは燃料電池とモータ 駆動用インバータの間に 4 相マルチフェーズ方式昇圧チョッパ回路が採用されて いる(79)。この昇圧チョッパ回路の特徴は、走行時に変動する負荷状態に合わせて並 列化させた 1-4 相ある各相の回路を軽負荷では 1 相分, 重負荷になるにつれて駆動 相数を増やす制御をすることで回路全体の総合効率の向上が達成されている。この ように負荷に応じて駆動相数を変化させることは、高効率化による連続航続距離 向上の面において非常に魅力的であるものの、本コンバータのインダクタには 4 つの非結合インダクタが適用されており、この点における部品点数や占有体積・重 量の増加が懸念される。これに対して,本研究ではインダクタの小型軽量化を目的 にマルチフェーズ方式昇圧チョッパ回路内の非結合インダクタを単一磁性体コア に各相の巻線を集約させた結合インダクタを用いたマルチフェーズ昇圧チョッパ 回路を提案する。まず. 第2節では結合インダクタを用いたインダクタの小型軽量 化についてについて述べる。想定する相数は回路構成の容易さから2相マルチフェ ーズ方式昇圧チョッパ回路を取り上げ、この回路に搭載した場合の結合インダク タの特性解析,設計手法,実機による実証評価を通して,その有効性について述べ る。

従来独立していた各相の非結合のインダクタを 1 つの磁性体コアに統合すると、 相互誘導と漏れインダクタンスでの自己誘導を同時に扱う必要があるので、単純 なインダクタやトランスの設計方法とは異なり、それぞれの機能配分の割合、すな わち、結合の強さを考慮することが重要となる。これに対して、本研究ではインダ クタの電流成分を相互誘導と自己誘導に関わる成分の2つに分けて捉え、インダク タ電流の振る舞いを詳細に解析する。次に、磁気回路モデルを用いてこれら2つの

33

第3章 車載用を想定した電力変換回路の小型軽量化

電流成分とコア内磁束の連成させた解析を実施し,相互誘導に関わる磁束と漏れ 磁束による自己誘導に関わる磁束と電流の関係性についても明らかにする。また, 解析結果を用いて結合インダクタを設計する方法について述べ,実験的に評価す る。

第3節からではマルチフェーズ方式のコンデンサの小型軽量化の可能性につい て議論する。すでに,第1章にて非結合インダクタを用いたマルチフェーズ方式昇 圧チョッパ回路はシングルフェーズ方式と比較して各相交互に出力側に電荷が供 給されるので出力側平滑コンデンサの小型軽量化に有効である概念について掲示 した。ここでは,2相マルチフェーズ方式昇圧チョッパ回路に対して結合インダク タの搭載が従来の非結合インダクタを用いたマルチフェーズ方式昇圧チョッパ回 路と比較して性能劣化の要因とならないか,理論解析と実機評価により検証する。 また,シングルフェーズ方式と比較してマルチフェーズ方式はどの程度静電容量 が削減できるか調査する。

### 3.2. 結合インダクタ搭載によるインダクタの小型軽量化

#### 3.2.1. 回路構成

図 3.1 に結合インダクタを用いた 2 相マルチフェーズ方式昇圧チョッパ回路を示 す。ここで  $V_i$ ,  $V_o$ はそれぞれ入力電圧,出力電圧, $i_{L1}$ , $i_{L2}$ は各相のインダクタ電流, $S_1$ ,  $S_2$ はメインスイッチ, $D_1$ , $D_2$ は出力ダイオード, $L_1$ , $L_2$ は結合インダクタの自己イン ダクタンス,*M*は相互インダクタンス, $C_o$ は出力側平滑コンデンサを示す。

2相マルチフェーズ方式の場合は図 3.2 に示すように各相のスイッチング信号の 位相を 180°シフトさせて駆動させるので、スイッチングの状態に応じて 4 つの動 作モードが存在する。動作モードの定義については、モード1は S<sub>1</sub>がオン、S<sub>2</sub>がオ フの状態、モード2は S<sub>1</sub>がオフ、S<sub>2</sub>がオンの状態であり各相のスイッチング状態が モード1と逆転の状態である。同様に、モード3は両方のスイッチがオフ、モード 4 は両方のスイッチがオンとなるモードである。回路動作時のモードの出現パターン





図 3.2 2相マルチフェーズ方式の各相のスイッチ S<sub>1</sub>, S<sub>2</sub>の信号

はスイッチのデューティ比 d が 0.5 を境に変化し、デューティ比 d が  $d \le 0.5$  の動作 条件では各周期に対して  $1 \rightarrow 3 \rightarrow 2 \rightarrow 3$  のパターンを繰り返し、d > 0.5 よりも大きくな るとモード 3 に代わってモード 4 が出現し、 $4 \rightarrow 1 \rightarrow 4 \rightarrow 2$  のパターンを繰り返す。デ ューティ比が d=0.5 のときはモード 1 とモード 2 を交互に繰り返す形態となる。

### 3.2.2. 電気的特性解析

非結合インダクタでは自己インダクタンスによる自己誘導のみであるが,結合 インダクタの場合では各相のインダクタが磁気的に結合しているため巻線間で相 互インダクタンス M による相互誘導が発生する。そこで,インダクタ電流と各イン ダクタンスの関係性について明らかにし,インダクタの設計の際に回路仕様から 要求されるインダクタ電流リプル振幅特性について解析を実施する。

<インダクタ電流とインダクタンスの関係性> 結合インダクタの巻線に印加さ

れる電圧 *v*<sub>L1</sub>, *v*<sub>L2</sub>, インダクタ電流 *i*<sub>L1</sub>, *i*<sub>L2</sub> とすればファラデーの法則を用いると次式の関係が得られる。

$$\begin{cases} v_{L1} = L_1 \cdot \frac{di_{L1}}{dt} - M \cdot \frac{di_{L2}}{dt} \\ v_{L2} = L_2 \cdot \frac{di_{L2}}{dt} - M \cdot \frac{di_{L1}}{dt} \end{cases}$$
(3.1)

この(3.1)式より、巻線印加電圧  $v_{L1}$ 、 $v_{L2}$ は各モードにおいて変化するため、電流の 挙動も同様にモード毎で決定される。巻線印加電圧  $v_{L1}$ 、 $v_{L2}$ の変化は図 3.1 の回路図 でキルヒホッフの法則を適用すると、両相それぞれでスイッチがオン時では巻線 電圧は  $v_L=V_i$ 、オフ時では  $v_L=V_i-V_o$ といったように半導体スイッチのオンとオフで 変化をする。これらの関係をまとめると次式で示される。

$$\begin{cases} v_{\text{L_on}} = V_{\text{i}} \\ v_{\text{L_off}} = V_{\text{i}} - V_{\text{o}} \end{cases}$$
(3.2)

従って,図 3.2 で定義したモード別に(3.1)-(3.2)式を適用すれば、電流の挙動を解 析することができる。ただし、解析をするに当たっては、*L*<sub>1</sub>, *L*<sub>2</sub>は対称性を保持す るため、各相で等しい値として設計されるので *L*<sub>1</sub>=*L*<sub>2</sub>=*L* とする。以下に各モードの インダクタ電流について解析した結果を示す。

<Mode 1 の期間>

$$\begin{cases} \frac{di_{\text{L1_mod1}}}{dt} = \frac{1}{L - M} \cdot \left(V_{\text{i}} - \frac{V_{\text{o}}}{2}\right) + \frac{1}{L + M} \cdot \frac{V_{\text{o}}}{2} \\ \frac{di_{\text{L2_mod1}}}{dt} = \frac{1}{L - M} \cdot \left(V_{\text{i}} - \frac{V_{\text{o}}}{2}\right) - \frac{1}{L + M} \cdot \frac{V_{\text{o}}}{2} \end{cases}$$
(3.3)

<Mode 2 の期間>

$$\begin{cases} \frac{di_{L1\_mod2}}{dt} = \frac{1}{L-M} \cdot \left(V_{i} - \frac{V_{o}}{2}\right) - \frac{1}{L+M} \cdot \frac{V_{o}}{2} \\ \frac{di_{L2\_mod2}}{dt} = \frac{1}{L-M} \cdot \left(V_{i} - \frac{V_{o}}{2}\right) + \frac{1}{L+M} \cdot \frac{V_{o}}{2} \end{cases}$$
(3.4)

<Mode 3 の期間>



図 3.3 共通電流成分 icom と循環電流成分 iwh の経路模式図

<Mode 4 の期間>

$$\frac{di_{L1_{mod4}}}{dt} = \frac{di_{L2_{mod4}}}{dt} = \frac{1}{L - M} \cdot V_{i}$$
(3.6)

これらの結果より,(3.3)-(3.4)式で表されるモード1とモード2の各相電流の挙動 は,各相に共通な成分と絶対値が同じで方向が逆の成分の2つの電流成分に分ける ことができ,モード3とモード4に関しては(3.5)-(3.6)式からわかる通り,各相とも 共通の挙動となることが分かる。

これらの各動作モードのインダクタ電流の振る舞いに対して,各相に共通な電流成分を共通電流 *i*<sub>com</sub>,絶対値が同じで逆方向の電流成分を各相間の循環と捉え,これを循環電流 *i*<sub>wh</sub>とすると各相の電流の挙動は次式で表現することができる。

$$\begin{cases} \frac{di_{L1}}{dt} = \frac{di_{com}}{dt} + \frac{di_{wh}}{dt} \\ \frac{di_{L2}}{dt} = \frac{di_{com}}{dt} - \frac{di_{wh}}{dt} \\ \frac{di_{com}}{dt} = \frac{1}{L - M} \cdot \left( V_{i} - \left(sl_{1} + sl_{2}\right) \cdot \frac{V_{o}}{2} \right) \\ \frac{di_{wh}}{dt} = \frac{1}{L + M} \cdot \left(sl_{2} - sl_{1}\right) \cdot \frac{V_{o}}{2} \end{cases}$$
(3.7)

ここで、 $sl_1 \ge sl_2$ はスイッチングの状態を表す論理関数であり次式として定義する。  $\begin{cases} sl_1 = 0 (S_1 : ON), \quad sl_1 = 1 (S_1 : OFF) \\ sl_2 = 0 (S_2 : ON), \quad sl_2 = 1 (S_2 : OFF) \end{cases}$ (3.8)



図 3.4 インダクタ電流の模式図

この(3.7)式より共通電流 *i*com の変化には自己インダクタンス *L* と相互インダクタ ンス *M* の差, すなわち, 漏れインダクタンス *L*<sub>k</sub>(=*L*-*M*)が関わることが分かる。一 方, 循環電流成分 *i*wh の変化には自己インダクタンス *L* と相互インダクタンス *M* の 和*L*+*M* が関わり, これを漏れインダクタンス *L*<sub>k</sub> と相互インダクタンス *M* で表現す ると *L*<sub>ik</sub>+2*M* となるので, この電流成分は相互インダクタンスが支配的に関わりを 持つことが分かる。(3.7)式の解析結果より共通電流 *i*com と循環電流 *i*wh の経路を図 示すると図 3.3 のように示すことができる。循環電流 *i*wh は各相のスイッチング状 態の変化に伴って方向が反転するため交流であり, また各相の間を還流するだけ で入力側にも出力側にも関与しないため, 電力変換には関わらない電流成分であ る。*i*wh が交流的挙動しか取り得ないことから直流電流が重畳するのは共通電流 *i*com である。

<インダクタ電流振幅特性> 次に、インダクタ電流振幅特性について解析を行う。インダクタリプル振幅特性は1相側、2相側の形状が完全に左右対称とした場合では、位相が180° ずれているのみで大きさは等しくなるので、ここでは1相側のみ解析を行う。まず、(3.3)-(3.6)式で示されるインダクタ電流の傾き、その電流成分の傾きを示す(3.7)式を用いて1周期*T*。のそれぞれ電流波形を模式的に示すと図3.4のように示すことができる。この図3.4中の共通電流*i*comは前述の通りインダクタの平均電流が重畳するので、その電流を*I*Laveと表記している。

38

d≤0.5 の場合では、インダクタ電流 i<sub>L1</sub>の振幅値の変化は、モード1とモード2で 増加し、モード3 で減少する波形になる。また、その電流成分である共通電流 i<sub>com</sub> に関しては、モード1とモード2で等しく増加、モード3で減少するような波形と なる。循環電流 i<sub>wh</sub>に関しては各相のスイッチング状態が異なる場合のみ傾きを持 つ電流波形である。インダクタ電流のリプル振幅が最大となるのは、共通電流成分 のリプル振幅 I<sub>compp</sub> と循環電流成分のリプル振幅 I<sub>whpp</sub> が共に合わさるモード1の電 流変化と等しくなる。従って、インダクタ電流のリプル振幅値 I<sub>Lpp</sub> は共通電流成分 のリプル振幅値 I<sub>compp</sub> と循環電流成分のリプル振幅値 I<sub>whpp</sub> の和で求めることができ るので次式で表現される。

$$\begin{vmatrix}
I_{\text{compp}\_d\leq 0.5} = \frac{1}{L_{\text{lk}}} \cdot \left(V_{\text{i}} - \frac{V_{\text{o}}}{2}\right) \cdot d \cdot T_{\text{s}} \\
I_{\text{whpp}\_d\leq 0.5} = \frac{1}{L_{\text{lk}} + 2M} \cdot \frac{V_{\text{o}}}{2} \cdot d \cdot T_{\text{s}} \\
I_{\text{Lpp}\_d\leq 0.5} = I_{\text{compp}\_d\leq 0.5} + I_{\text{whpp}\_d\leq 0.5} = \left\{\frac{1}{L_{\text{lk}}} \cdot \left(V_{\text{i}} - \frac{V_{\text{o}}}{2}\right) + \frac{1}{L_{\text{lk}} + 2M} \cdot \frac{V_{\text{o}}}{2}\right\} \cdot d \cdot T_{\text{s}}
\end{cases}$$
(3.9)

d>0.5 の範囲ではインダクタ電流リプル I<sub>Lpp</sub> は共通電流成分のリプル振幅 I<sub>compp</sub> と循環電流成分 I<sub>whpp</sub> が共に負の傾きで重なり合うモード2の電流変化値と等しく なる。同様に、インダクタ電流のリプル振幅値 I<sub>Lpp</sub> は次式で得ることができる。

$$\begin{cases} I_{\text{compp}\_d=0.5} = \frac{1}{L_{\text{lk}}} \cdot \left(\frac{V_{\text{o}}}{2} - V_{\text{i}}\right) \cdot (1 - d) \cdot T_{\text{s}} \\ I_{\text{whpp}\_d=0.5} = \frac{1}{L_{\text{lk}} + 2M} \cdot \frac{V_{\text{o}}}{2} \cdot (1 - d) \cdot T_{\text{s}} \\ I_{\text{Lpp}\_d=0.5} = I_{\text{compp}\_d=0.5} + I_{\text{whpp}\_d=0.5} = \left\{ \frac{1}{L_{\text{lk}}} \cdot \left(\frac{V_{\text{o}}}{2} - V_{\text{i}}\right) + \frac{1}{L_{\text{lk}} + 2M} \cdot \frac{V_{\text{o}}}{2} \right\} \cdot (1 - d) \cdot T_{\text{s}} \end{cases}$$
(3.10)

### 3.2.3. 電磁的特性解析

次に,実際のインダクタを設計するためには,磁性体コアの磁化の飽和を防ぐた め,コア内磁束の振る舞いについて把握する必要性がある。そこで磁気回路モデル を用いて,これまで解析した電流の挙動と磁束の挙動を連成させてコア内磁束の



図 3.5 結合インダクタの磁気回路

振る舞いを解析する。

図 3.5 に 2 相マルチフェーズ方式昇圧チョッパ回路の結合インダクタの構造と磁 気回路モデルを示す。結合インダクタの作成は三脚の磁性体コアを用いて作製する 場合を想定しており,各相の巻線 N<sub>1</sub>, N<sub>2</sub>は三脚コアの外側脚に逆結合になるように 巻きつけて構成する。磁気回路モデルでは各相の巻線 N<sub>1</sub>, N<sub>2</sub>に流れる電流 *i*<sub>L1</sub>, *i*<sub>L2</sub> による起磁力を N<sub>1</sub>*i*<sub>L1</sub>, N<sub>2</sub>*i*<sub>L2</sub> として電圧源に対応させている。また,それぞれの起磁 力源から,外側脚の各磁路の磁気抵抗 R<sub>mo1</sub>, R<sub>mo2</sub>に磁束 φ<sub>01</sub>, φ<sub>2</sub>が流れ,それらが中 央脚の磁気抵抗 R<sub>mc</sub>へ磁束 φ として流れるモデルである。このモデル内の外側脚と 中央脚の磁気抵抗 R<sub>mo1</sub>, R<sub>mo2</sub>, R<sub>mc</sub> に関しては各脚部の平均磁路長と断面積を用いて, 以下のように定義している。

$$R_{\rm mo1} = \frac{l_{\rm o1}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm o1}}, \quad R_{\rm mo2} = \frac{l_{\rm o2}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm o2}}, \quad R_{\rm mc} = \frac{l_{\rm c} - l_{\rm g}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm c}} + \frac{l_{\rm g}}{\mu_0 \cdot A_{\rm c}} \quad \dots \dots \quad (3.11)$$

ここでは、はじめにインダクタ電流の成分である共通電流成分 *i*com と還流電流成分 *i*wh, これらによって生じるコア内磁束の関係性について洗い出し、次にインダクタ設計の際に重要な最大磁束を求める。

<<u><インダクタ電流成分とコア内磁束の関係性></u>図 3.5 の磁気回路モデルにおいて コアが左右対称であると仮定して磁気抵抗を  $R_{mo1}=R_{mo2}=R_{mo}$ とし、各外側脚の起磁 力  $N_1i_{L1}, N_2i_{L2}$ をそれぞれ  $Ni_{com}, Ni_{wh}$ の2つの成分に分離して考える。このように考



えることで、インダクタ電流成分 *i*<sub>com</sub>、*i*<sub>wh</sub>によって生じる磁束の関係性を明らかに することができる。インダクタ電流成分を分離して考えた場合、磁気回路モデルは 図 3.6 のように示せる。この図 3.6 の磁気回路における各磁束  $\phi_{01}$ ,  $\phi_{02}$ ,  $\phi_{0}$ の挙動をキ ルヒホッフの法則を適用して解析すると、それらは共通電流 *i*<sub>com</sub> と循環電流 *i*<sub>wh</sub> を 用いて次式で表される。

$$\begin{cases} \phi_{o1} = \frac{1}{R_{mo} + 2R_{mc}} \cdot N \cdot i_{com} + \frac{1}{R_{mo}} \cdot N \cdot i_{wh} \\ \phi_{o2} = \frac{1}{R_{mo} + 2R_{mc}} \cdot N \cdot i_{com} - \frac{1}{R_{mo}} \cdot N \cdot i_{wh} \qquad (3.12) \\ \phi_{c} = \phi_{o1} + \phi_{o2} = 2 \cdot \frac{1}{R_{mo} + 2R_{mc}} \cdot N \cdot i_{com} \end{cases}$$

(3.12)式より各外側脚の磁束 $\phi_{01}$ ,  $\phi_{02}$ は共通電流  $i_{com}$ によって生じる磁束成分と循 環電流  $i_{wh}$ によって生じる磁束成分の 2 つの成分に分けて考えることができる。ま た,中央脚の磁束 $\phi_{c}$ には  $i_{com}$ しか関わらないこともわかる。ここで、それぞれの電 流成分によって生じる磁束成分をそれぞれ共通磁束成分 $\phi_{com}$ 、循環磁束成分 $\phi_{wh}$ と すると各外側脚の磁束 $\phi_{01}$ ,  $\phi_{02}$ と中央脚の磁束 $\phi_{c}$ の関係は次式で表現される。

$$\begin{cases} \phi_{o1} = \phi_{com} + \phi_{wh} \\ \phi_{o2} = \phi_{com} - \phi_{wh} \\ \phi_{c} = 2\phi_{com} \end{cases}$$

$$\begin{cases} \phi_{com} = \frac{1}{R_{mo} + 2R_{mc}} \cdot N \cdot i_{com} \\ \phi_{wh} = \frac{1}{R_{mo}} \cdot N \cdot i_{wh} \end{cases}$$
(3.13)

ここで、(3.13)式で示される磁束成分 $\phi_{com}$ 、 $\phi_{wh}$ の経路を模式的に示すと図 3.7 のように示すことができる。 $i_{com}$ によって生じる共通磁束 $\phi_{com}$ は、片方の巻線のみを通るので漏れ磁束として見ることができ、各相とも共通の形態をとる。一方、 $i_{wh}$ によって生じる循環磁束 $\phi_{wh}$ は外側脚を通って各相の巻線間を循環する形態をとるため、相互誘導にのみに関わるものと見ることができる。ここで、図 3.5 の磁気回路モデルにおいてコアを左右対称であるとした場合、結合インダクタの自己インダクタンス L、相互インダクタンス M、漏れインダクタンス Lik は巻線巻数 N (= N<sub>1</sub> = N<sub>2</sub>)と各磁気抵抗  $R_{mo}$ 、 $R_{mc}$ を用いて次式で表される。

$$\begin{cases} L = N^{2} \cdot \frac{R_{\text{mo}} + R_{\text{mc}}}{R_{\text{mo}}^{2} + 2 \cdot R_{\text{mo}} \cdot R_{\text{mc}}} \\ M = L_{\text{m}} = N^{2} \cdot \frac{R_{\text{mc}}}{R_{\text{mo}}^{2} + 2 \cdot R_{\text{mo}} \cdot R_{\text{mc}}} \\ L_{\text{lk}} = L - M = N^{2} \cdot \frac{1}{R_{\text{mo}} + 2 \cdot R_{\text{mc}}} \end{cases}$$
(3.14)

(3.13)-(3.14)式より各磁束成分 $\phi_{com}$ ,  $\phi_{wh}$ とインダクタ電流成分 $i_{com}$ ,  $i_{wh}$ の関係は次式 で表すことができる。

$$\begin{cases} \phi_{\rm com} = \frac{L_{\rm lk}}{N} \cdot i_{\rm com} \\ \phi_{\rm wh} = \frac{L_{\rm lk} + 2M}{N} \cdot i_{\rm wh} \end{cases}$$
(3.15)

(3.15)式より, 共通磁束 $\phi_{com}$ には漏れインダクタンス $L_{lk}$ のみ関係し, 循環磁束 $\phi_{wh}$ には相互インダクタンス M と漏れインダクタンス  $L_{lk}$ の両方が影響することが分かる。



図 3.8 磁束波形の模式図

<最大磁束> 適用する磁性体コアの磁化の飽和を防ぐためには、コア内の磁束の 最大値をモデリングする必要性があるので、結合インダクタの外側脚と中央脚の それぞれで最大磁束について解析する。(3.13)式に示されている通り、コア内の磁 束は共通磁束 \$\mu\_{com}\$ と循環磁束 \$\mu\_{wh}\$ の 2 つの成分に分けて考えることができ、コア外 側脚を通る磁束 \$\mu\_{o1}\$ は\$\mu\_{com}\$ と\$\mu\_{wh}\$ の和、中央脚を通る磁束 \$\mu\_{com}\$ の 2 倍で示される。

ここで、図 3.8 には各脚の磁束 $\phi_{01}$ ,  $\phi_c$  とその成分 $\phi_{com}$ ,  $\phi_{wh}$ の波形の模式図を示す。  $\phi_{com}$ ,  $\phi_{wh}$ がそれぞれ 2 つの電流成分  $i_{com}$ ,  $i_{wh}$ に比例するため、電流と同様に磁束の挙動も  $d \leq 0.5$  の場合と d > 0.5 の場合で波形が変化する。外側脚磁束 $\phi_{01}$ は、その成分で ある $\phi_{com}$  と $\phi_{wh}$ が共に最大となった点で最大値となることがわかる。中央脚の磁束  $\phi_c$  については 2 倍の $\phi_{com}$ で表現されるので、 $\phi_{com}$ が最大の時に最大値となる。従っ て、外側脚と中央脚の最大磁束  $\Phi_{op}$ ,  $\Phi_{cp}$  は磁束成分 $\phi_{com}$ ,  $\phi_{wh}$ の最大磁束  $\Phi_{comp}$ ,  $\Phi_{whp}$  によって表すことができ、磁束と電流は比例関係にあるので、それぞれの電流成分  $i_{com}$ ,  $i_{wh}$  が最大値となった時に $\phi_{com}$ ,  $\phi_{wh}$  が最大となる。

 $i_{com}$ の最大値はインダクタ電流平均値  $I_{Lave}$  と共通電流成分のリプル振幅  $I_{compp}$ の 半分の和で表わされ, $i_{wh}$ の最大値は交流成分のみなので循環電流成分のリプル振 幅  $I_{whpp}$ の半分となる。以上のことから(3.13)式,(3.15)より外側脚,中央脚それぞれ の最大磁束  $\Phi_{op}$ , $\Phi_{cp}$ の表現は次のようにまとめることができる。

$$\begin{split} \Phi_{\rm op} &= \Phi_{\rm comp} + \Phi_{\rm whp} \\ \Phi_{\rm cp} &= 2\Phi_{\rm comp} \\ \begin{cases} \Phi_{\rm comp} &= \frac{L_{\rm lk}}{N} \cdot \left( I_{\rm Lave} + \frac{I_{\rm compp}}{2} \right) \cdots (3.16) \\ \Phi_{\rm whp} &= \frac{L_{\rm lk} + 2M}{N} \cdot \frac{I_{\rm whpp}}{2} \end{cases} \end{split}$$

また,  $I_{compp}$  と  $I_{whpp}$  の表現は(3.9)-(3.10)式より得られるので, (3.16)式に代入して整理 すると外側脚最大磁束  $\phi_{op}$ ,中央脚最大磁束  $\phi_{cp}$ は次式で表現される。

$$\begin{cases} \Phi_{cp\_d \le 0.5} = \frac{L_{lk} \cdot 2I_{Lave}}{N} + \frac{1}{2} \cdot \frac{1 - 2d}{1 - d} \cdot \frac{V_i}{N} \cdot d \cdot T_s \\ \Phi_{cp\_d \ge 0.5} = \frac{L_{lk} \cdot 2I_{Lave}}{N} + \frac{1}{2} \cdot \frac{2d - 1}{d} \cdot \frac{V_i}{N} \cdot d \cdot T_s \end{cases}$$
(3.18)

ただし, (3.17)-(3.18)式の導出の際には(3.9)-(3.10)式の V<sub>o</sub>は昇圧チョッパ回路の電圧 関係式 V<sub>o</sub>=V<sub>i</sub>/(1-d)を用いて V<sub>i</sub>とdによって表現している。

この各脚部の最大磁束を示す(3.17)-(3.18)式の右辺第一項はインダクタの平均電 流に起因して発生する直流磁束を示すが,直流磁束に比例するインダクタンスは 漏れインダクタンスであることが分かる。

### 3.2.4. 結合インダクタの性能を高めるエアギャップ位置の条件

これまでの解析では、インダクタ電流の振幅値と磁束の最大値について解析を 実施した。ここでは、これらの2つの関係から結合インダクタの性能高めるエアギ ャップの位置の条件について考察する。結合インダクタは相互インダクタンス *M* と漏れインダクタンス *L*<sub>lk</sub>の2つのインダクタンスが影響しているので、最大磁束 と電流リプル振幅値の2つの面からインダクタンスの最適な関係性を探る。インダ クタ電流リプル振幅値 *I*<sub>Lpp</sub>には相互インダクタンス *M* と漏れインダクタンス *L*<sub>lk</sub>の 2つの因子が関わり、これらの値が大きいほどインダクタ電流リプル振幅 *I*<sub>Lpp</sub>を小 さくすることができる。一方、コア内磁束の最大値については漏れインダクタンス  $L_{lk}$ が大きいほど同じ平均電流  $I_{Lave}$  でも直流磁束は増加する形になるが,相互イン ダクタンスMはコア内磁束には影響を与えない。従って,回路の仕様で求められる インダクタ電流リプル振幅値を満足させるにあたっては,相互インダクタンスMを大きくして漏れインダクタンス  $L_{lk}$ の値を小さくさせた方が直流磁束を低減する ことができるので,磁性体コアの小型軽量化には効果的である。以上のことからMは  $L_{lk}$ に対してできる限り大きくするのが望ましい。 $M \ge L_{lk}$ の関係は(3.14)式より 次式で表すことができる。

$$M = N^2 \cdot \frac{R_{\rm mc}}{R_{\rm mo}} \cdot \frac{1}{R_{\rm mo} + 2 \cdot R_{\rm mc}} = \frac{R_{\rm mc}}{R_{\rm mo}} \cdot L_{\rm lk} \qquad (3.19)$$

従って,*MをL*<sub>lk</sub>に対して大きくするためには,コア外側脚の磁気抵抗 *R*<sub>mo</sub>をできる だけ小さくし,中央脚の磁気抵抗 *R*<sub>mc</sub>を大きくする必要があることがわかる。*R*<sub>mo</sub> を最小にするには外側脚にギャップを設けなければよく, *R*<sub>mc</sub>を大きくすることは 中央脚のギャップ長を大きくすることで実現できる。以上の事から,エアギャップ は中央脚に設けて作成した方が良いことが分かる。

### 3.2.5. 設計条件と設計

次に,結合インダクタを設計する方法について検討する。設計はハイブリット自動車の3代目プリウスのモータ駆動用電力変換システムに搭載されている昇圧チョッパ回路の仕様,入力電圧202V,出力電圧650V,出力容量60kWを60分の1に等価縮小した1kWの縮小モデルで実施する。設計仕様を表3.1に示す。インダクタのコアには,表3.2に示す仕様のTDK社製の三脚フェライトコアPC40EC90×90×30を使用する。設計条件としては最大磁束とインダクタ電流リプルの条件の2つが満たされるようにして行う。

<設計条件> まず,最大磁束の条件について述べる。結合インダクタは外側脚と 中央脚それぞれに磁束最大が存在する。従って,磁性体コアの磁化の飽和を防ぐた めには外側脚と中央脚のどちらで磁束密度が高くなるか調査をする必要性がある。 まず,(3.16)式から分かる通り,外側脚磁束の最大値 Φ<sub>op</sub> は共通磁束の最大値 Φ<sub>comp</sub>

| Input voltage                 | $V_{ m i}$                 | 26 V   |
|-------------------------------|----------------------------|--------|
| Output voltage                | $V_{ m o}$                 | 84 V   |
| Duty ratio                    | d                          | 0.692  |
| Switching frequency           | $f_{\rm s}(=1/T_{\rm s})$  | 50 kHz |
| Output power                  | Po                         | 1 kW   |
| Output current                | Io                         | 11.9 A |
| Inductor average current      | <i>I</i> <sub>Lave</sub>   | 19.2 A |
| Inductor current ripple ratio | $I_{\rm Lpp}/I_{\rm Lave}$ | 0.2    |
| Inductor current ripple       | I <sub>Lpp</sub>           | 3.85 A |
| Maximum flux density          | $B_{\rm max}$              | 200 mT |

表 3.1 実験用縮小モデルの設計仕様

| 衣 3.2 ノエフィトコノ PC40EC90×90×30 の仕様 |                         |                     |  |
|----------------------------------|-------------------------|---------------------|--|
| Effective magnetic path length   | le                      | 221 mm              |  |
| Relative permeability            | $\mu_{ m s}$            | 3000                |  |
| Saturation flux density (100°C)  | $B_{\text{sat}(100)}$   | 380 mT              |  |
| Saturation flux density (23°C)   | $B_{\text{sat}(23)}$    | 500 mT              |  |
| Remanent flux density            | <i>B</i> <sub>rem</sub> | 125 mT              |  |
| Sectional area of outer leg      | $A_{\rm o(min)}$        | 285 mm <sup>2</sup> |  |
| Sectional area of center leg     | $A_{\rm c}$             | 707 mm <sup>2</sup> |  |
| Magnetic reluctance of outer leg | $R_{\rm mo}$            | 0.2 A/µWb           |  |

表 3.2 フェライトコア PC40EC90×90×30 の仕様

と循環磁束の最大値  $\Phi_{whp}$  の和( $\Phi_{op}=\Phi_{comp}+\Phi_{whp}$ )であるのに対して、中央脚磁束の最 大値  $\Phi_{cp}$ は  $\Phi_{comp}$ の 2 倍( $\Phi_{cp}=2\Phi_{comp}$ )である。従って、中央脚最大磁束  $\Phi_{cp}$ は外側脚 最大磁束  $\Phi_{op}$ の 2 倍よりも常に小さくなることが分かる。また、表 3.2 に示されて いる通り、使用するコアの中央脚断面積 $A_c$ は外側脚の最小断面積 $A_{o(min)}$ の 2 倍以上 あるので、このコアを用いる場合は外側脚の方が中央脚よりも磁束密度が高くな る。従って、変換器駆動時における最大磁束を $\phi_{max}$ とすると、磁化を飽和させない 条件は外側脚に設けるものとして $\phi_{op} \leq \phi_{max}$ が満たされればよい。また、設計する磁 束密度に関しては $B_{max}=200$ mTとして設計する。この理由としては磁性材料は温度 が上昇すると飽和磁束密度が低くなり、表 3.2 に示す PC40 のフェライトの場合で は室温(23℃)では飽和磁束密度 $B_{sat}=500$ mT であるのに対して、コア温度が 100℃に なると、380mT まで低下する特性がある。また、キュリー温度まで磁性材料の温度 が上昇すると磁性体コアは磁化しなくなる特性があるため、設計する磁束密度は 100℃までの温度上昇を想定して、飽和磁束密度 $B_{sat(100)}=380$ mT から、残留磁束密度  $B_{rem}=125$ mT を引いて 55mT のディレーティングを持たせた  $B_{max}=200$ mT する。以上 の事から、外側脚の最大磁束は $\phi_{max}=B_{max}A_{o(min)}$ より 57µWb として設計する。

次に、インダクタ電流リプルの条件である。このインダクタ電流の振幅値は小さ く設計すれば必要なインダクタンスが大きくなるので、第1章で示したエリアプロ ダクトの概念から考えればインダクタ体積は増大傾向に向かう。一方で、電流の振 幅値を大きくした場合ではインダクタの小型軽量化に寄与するが、電流実効値増 大にともなった半導体での導通時における損失増大を招く恐れがある。また、電流 リプル振幅が大きい場合だと負荷が変動した場合において電流不連続モードに陥 りやすくなり、回路状態が不安定な状態になるため制御面での安定性に欠く。

そのため、本評価では最大負荷 1kW から 20%まで負荷が変動した状態において も電流連続モードで駆動できるようにインダクタリプル率 *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>=0.2 として設計 する。以上を考慮して、インダクタリプル電流値は 3.85 A として設計する。

次に、これらの設計仕様を得るため、具体的な設計手順について述べる。設計手 順は大きく分けて、巻線巻数の決定、中央脚の磁気抵抗値の算出、設計インダクタ ンス値の算出の3項目に分けて実施する。

<u><巻線巻数 Nの決定></u>巻線巻数はインダクタ電流リプルの条件と磁束密度の条件 を両方とも満足させなければいけないので連立的に解を導き出す必要性がある。ま ず, (3.14)式を用いて(3.10)式と(3.17)式の  $L_{lk}$ ,  $M \in N \geq R_{mo}$ ,  $R_{mc}$ の表現に変換した後, (3.10)式を  $R_{mc}$  について解いて, その  $R_{mc}$  を(3.17)式に代入し,  $\Phi_{op} \leq \Phi_{max}$ の条件を与え

47



図 3.9 巻き線決定のため三次不等式の算出結果

ると、次のような巻線巻数 N に関する 3 次不等式が導かれる。ただし、変換の際には出力電圧 V<sub>0</sub>は入力電圧 V<sub>i</sub>とデューティ比 d によって表現されている。

$$2 \cdot \frac{I_{\text{Lpp}} \cdot \Phi_{\text{max}}}{V_{\text{i}} \cdot d \cdot T_{\text{s}}} \cdot \frac{d}{2 \cdot d - 1} \cdot N^{3} - \left(I_{\text{Lave}} + I_{\text{Lpp}} \cdot \frac{d}{2 \cdot d - 1}\right) \cdot N^{2} + \left(1 - \frac{2 \cdot d}{2 \cdot d - 1}\right) \cdot R_{\text{mo}} \cdot \Phi_{\text{max}} \cdot N + \left(\frac{d}{2 \cdot d - 1} - \frac{1}{2}\right) \cdot R_{\text{mo}} \cdot V_{\text{i}} \cdot d \cdot T_{\text{s}} \ge 0$$

$$(3.20)$$

この3次不等式内の $R_{mo}$ は直流磁束をできる限り低減させ、インダクタコアを有効活用できるようエアギャップ無しとした場合を代入する。PC40EC90×90×30の $R_{mo}$ については(3.14)式の関係式を用いてインダクタンスを測定することで間接的に測定した 0.2A/µWb の値を使用する。以上より、実際に(3.20)式に表 3.1、表 3.2の値を代入すると巻線巻数は-2.28 $\leq$ N $\leq$ 1.48、N $\geq$ 12.6turn となり図 3.9に示す算出結果を得る。この図より-2.28 $\leq$ N $\leq$ 1.48 は現実的に巻けないことや $R_{mc}$ が負の数になるので設計値としては不適である。また、1.48 $\leq$ N<12.6 の範囲は $B_{max}>$ 200mT となるので、有効な解の範囲は $N\geq$ 12.6turn 以上となる。ここでは、各相の巻線巻数Nは 13turn とする。

<中央脚の磁気抵抗値の算出> 中央脚の磁気抵抗はインダクタ電流リプルの条件から導出される。(3.10)式の L<sub>lk</sub>, M を(3.14)式を用いて R<sub>mc</sub> について整理すると次式の関係が得られる。

| Number of Winding turns                        | Ν                | 13      |
|------------------------------------------------|------------------|---------|
| Mutual inductance (designed value)             | $M^{*}$          | 409 µH  |
| Mutual inductance (measured value)             | М                | 416 µH  |
| Leakage inductance (designed value)            | $L_{ m lk}^{*}$  | 28.0 µH |
| Leakage inductance (measured value of phase 1) | L <sub>lk1</sub> | 25.7 μΗ |
| Leakage inductance (measured value of phase 2) | L <sub>lk2</sub> | 26.0 µH |

表 3.3 結合インダクタの設計値と実測値



図 3.10 従来の非結合インダクタ(左2つ)と結合インダクタ(右)

この(3.21)式に表 3.1, 表 3.2 の値をそれぞれ代入すれば, 中央脚の磁気抵抗 R<sub>mc</sub> は 2.9A/µWb と決定された。

<u><設計インダクタンス値の算出></u> 磁気抵抗  $R_{mo}$ ,  $R_{mc}$ の直接測定は困難であることから,決定した巻数 N, 磁気抵抗  $R_{mo}$ ,  $R_{mc}$ を(3.14)式に代入し,設計する相互インダクタンス M と漏れインダクタンス  $L_{lk}$ の値をそれぞれ算出後,中央脚のギャップ長を調整してこれら設計値に近づけるように実機を作成する。

表 3.3 に結合インダクタの *M* と *L*<sub>lk</sub> の設計値と実際に作製された結合インダクタ の実測値を示す。また,図 3.10 には試作された結合インダクタと比較のために第2 章の設計方法に基づいて同じ磁束密度,インダクタ電流リプル値で作製された従 来の2相マルチフェーズ方式昇圧チョッパ回路の2つの非結合インダクタを示す。 表 3.4 にはインダクタコアの重量と体積の比較をした結果を示す。この表 3.4 から コアにはどちらも TDK 社製の PC40EC90×90×30 が用いられているが、従来の非

|                     | Non-coupled          | Coupled         |  |
|---------------------|----------------------|-----------------|--|
| Core                | PC40EC90×90×30       | PC40EC90×90×30  |  |
| Winding turn number | 18                   | 13              |  |
| Core volume         | Phase 1: 0.142 liter | 0.121 1:44-1    |  |
|                     | Phase 2: 0.142 liter | 0.121 Itter     |  |
| Gap length          | Side: 2.2 mm         | Side: 0 mm      |  |
|                     | Center: 2.2 mm       | Center: 26.6 mm |  |
| Total weight        | Phase 1: 985 g       | 010 -           |  |
|                     | Phase 2: 984 g       | 910 g           |  |

表 3.4 試作された結合インダクタと従来の非結合インダクタの仕様

結合インダクタは各相に2つコアが必要であるのに対して,結合インダクタは一つ のコアで作成ができることに加えて中央脚がカットされていることから,その分 コア体積が小さくなっている。それぞれのコア重量は従来の非結合インダクタが 985gと984gであったのに対して結合インダクタは910gであり,結合インダクタは コアが一つにまとめられたのに加えて,素子1つあたりの重量も削減されており, 小型軽量化に対して非常に有効であることが分かる。さらに,結合インダクタの巻 線巻数は13turn,非結合インダクタは18turnとなっており,結合インダクタの方が 巻きつけるコアの断面積も小さいことから巻線の小型軽量化も達成している。

しかしながら,結合インダクタの中央脚に設けられたギャップ長は 26.6mm と非 常に大きい結果となった。このエアギャップが長いことによる漏れ磁束がもたらす 影響や,設計の際にさらに高い結合係数が要求される場合は結合係数の調整方法 について,それぞれ検討することが必要となる。これらの点に関しての詳細は第5 章で詳細に述べるものとして,ここでの説明は省略する。

50







## 3.2.6. 実験結果

設計の妥当性を確認するため,非結合インダクタを用いた従来回路と試作され た結合インダクタを用いた提案回路の1kW時の実験結果を図3.11 (a),(b)にそれぞ れ示す。図3.11より従来方式,提案方式共にコアの磁化飽和による異常な電流波形 の歪みなどもなく,正しく動作していることが確認できる。インダクタ電流リプル の振幅値を測定したところ,従来回路は3.88A,提案回路は4.12Aであった。設計 仕様ではインダクタ電流リプルの振幅を3.85Aにしていたが,従来回路は近い値に なっているのに対して,提案回路は設計仕様の値より大きくなっている。電流リプ



図 3.13 温度測定箇所(コアの外側脚,中央脚,巻線)



図 3.14 温度測定結果

ルが大きくなった原因としては試作された結合インダクタのインダクタンスが設計値からずれていたことが考えられ,試作された結合インダクタの相互インダクタンス *M* と漏れインダクタンス *L*<sub>lk</sub>の実測値を用いて(3.10)式より電流リプルの振幅を計算し直したところ4.14A となったのでおおよそ実測値と一致しており,特性解析結果の妥当性には問題はないと言える。以上の結果から,実験回路において設計通りの動作が実現されていることが確認でき,結合インダクタの特性解析結果および設計の妥当性は実証されたと言える。

次に,最大負荷の 20%程度を定常時の負荷とし,それから最大負荷電力である 1kW まで出力電力を変えた際の従来方式と提案方式の効率測定結果を図 3.12 に示 す。スイッチング周波数が 50kHz と比較的高周波であったのに加え,入力電圧が 26V という低電圧条件で IGBT を用いて実験を行ったため,スイッチング損失の影 響と IGBT の順方向電圧降下の影響が大きくなったことで,あまり高い効率が得ら れなかったものの,非結合インダクタ方式と結合インダクタ方式の効率を比較す ると,全領域で結合インダクタ方式の効率が上回っていることが確認でき,電力変 換効率の面においてもその有効性が認められる。

次に,試作した結合インダクタと非結合インダクタの両インダクタで巻線とコ アの温度上昇を評価した。測定箇所は外側脚,中央脚,巻線の3か所を測定するも のとし実測箇所を図3.13に示す。また,熱測定はアナライジングレコーダAR4400 と熱電対 K-type (陽極:クロメル,陰極:アルメル)を使用している。ただし,巻線に 関しては,ビニール被膜があると巻線内部の温度が直接測定できないため,ここで はビニール被膜が無い場合に変更し電流密度を3A/mm<sup>2</sup>としている。3時間駆動さ せた際の結合インダクタ,非結合インダクタの温度上昇値を図3.14に示す。この図 から過度な温度上昇も見られないため,温度の面からは基本的に問題ないことも 確認される。以上のことから,マルチフェーズ方式昇圧チョッパ回路に対して結合 インダクタの搭載は,体積・重量の面や電力変換効率の面において性能が向上し, その有効性を確認した。

### 3.3. マルチフェーズ化によるコンデンサの小型軽量化

次に,第2節で取り上げた結合インダクタの搭載がマルチフェーズ方式の特徴で あるコンデンサの静電容量削減可能という視点での小型軽量化に対して,性能劣 化の要因とならないか調査する。また,この調査は結合インダクタと非結合インダ クタを用いたマルチフェーズ方式と従来のシングルフェーズ方式を相対比較する ことで,静電容量の低減効果についても合わせて確認する。

まず、コンデンサのサイズを決定する要因は第1章でも述べたように、耐電圧、 静電容量とコンデンサに許容できる電流実効値からなる。耐電圧は回路仕様に依存 し、3つの方式ですべて等しい耐圧が必要となることから条件は等しい。また、許容 実効値電流の制限は主にコンデンサの配線抵抗成分や誘電損失によって現れる等 価直列抵抗 $R_{ESR}$ の特性によって大きく変わってくるものであるので、ここでは、回 路側の視点から出力側平滑コンデンサの静電容量 $C_o$ の低減効果を議論することで、



図 3.15 シングルフェーズ方式のキャパシタ電流波形

マルチフェーズ方式の出力側平滑コンデンサの小型軽量化の可能性について議論 する。(3.22)式に静電容量  $C_0$ , コンデンサに生じる電圧リプル $\Delta v_c$ と電荷変動量 $\Delta Q_c$ の関係式を示す。

$$\Delta v_{\rm c} = \frac{\Delta Q_{\rm c}}{C_{\rm o}} \tag{3.22}$$

この(3.22)式から, 平滑コンデンサの静電容量 C<sub>o</sub>の大きさを評価するためには, コ ンデンサ電圧リプルΔv<sub>c</sub>を一定値にするとすれば, 電荷変動量ΔQ<sub>c</sub>を解析すればい いことが分かる。電荷は電流の時間積分であり, コンデンサ電流の時間波形の面積 から算出することができる。ただし, 解析の際には, 出力電流は一定となるものと して評価する。

### 3.3.1. シングルフェーズ方式の場合

まず、図1.10に示すシングルフェーズ方式昇圧チョッパ回路の出力平滑コンデン サの電荷変動の解析を行う。コンデンサの電荷は充放電電荷の平衡条件より、コン デンサ電流が正となる充電時の電荷量とコンデンサ電流が負となる放電時の電荷 量は互いに等しくなる。そのため、電荷変動を解析する際には充電時もしくは放電 時の電荷量を算出することで電荷変動量AQ。を算出することができる。

シングルフェーズ方式の場合, 平滑コンデンサに流れる電流の波形は図 3.15 に示すように 2 パターンある。ここでは波形パターンに応じて, 充電時と放電時で電荷

変動量を算出しやすい領域を選択して電荷計算を行う。波形の面積計算部分が三角形になる場合を Form 1, 面積計算部分が長方形になる場合を Form 2 とする。

Form 1, Form 2 となる条件はシングルフェーズ方式のインダクタ電流の平均値  $I_{\text{Lave_sin}}$ とリプル振幅  $I_{\text{Lpp_sin}}$ の比  $I_{\text{Lpp_sin}}/I_{\text{Lave_sin}}$ で決定され, Form 1 となる条件は以下 の式で示される。

$$d_{\sin_{-1}} < \frac{1}{2} \cdot \frac{I_{\text{Lpp}\_sin}}{I_{\text{Lave}\_sin}} \quad \dots \tag{3.23}$$

Form2 となる場合のデューティ比の範囲 d<sub>sin 2</sub>は次式のように示される。

$$d_{\sin_2} \ge \frac{1}{2} \cdot \frac{I_{\text{Lpp}_{sin}}}{I_{\text{Lave}_{sin}}} \dots (3.24)$$

Form1 の場合では、図 3.15 における三角形部分の面積を算出すればよいので、次式のように導出される。

$$\Delta Q_{\text{C}_{\text{sin}_{1}}} = \frac{1}{2} \cdot \left( d + \frac{1}{2} \cdot \frac{I_{\text{Lpp}_{\text{sin}}}}{I_{\text{Lave}_{\text{sin}}}} \right)^{2} \cdot (1 - d) \cdot \frac{I_{\text{Lave}_{\text{sin}}}^{2}}{I_{\text{Lpp}_{\text{sin}}}} \cdot T_{\text{s}} \cdots (3.25)$$

同様に、Form 2 の場合では電荷変動量は次式で示される。

ここで、導出した理論の妥当性を実機により確認する。コンデンサ電圧リプルΔνc は出力電圧リプルと等しいので、出力側電圧リプルを測定することで導出した電 荷変動量の理論式の妥当性を確認する。電圧リプルΔνcは(3.22)式のように表される ので、導出した電荷変動量の理論式を用いて電圧リプルの理論値を導出し、実機に よる測定値と比較する。

回路定数を表 3.5 に示す。この回路定数でデューティ比 0.1-0.7 を変化させた場合の出力電圧リプルの実測値と理論値の比較結果を図 3.16 に示す。この図から,理論値と測定値がよく一致しており,導出した電荷変動量ΔQcの計算式の妥当性が確認できる。

| Input voltage       | $V_{ m i}$ | 50V     |
|---------------------|------------|---------|
| Duty ratio          | d          | 0.1~0.7 |
| Output capacitance  | $C_{ m o}$ | 3.9µF   |
| Self inductance     | L          | 300µH   |
| Output resistance   | Ro         | 48Ω     |
| Switching frequency | $f_{ m s}$ | 50kHz   |

表 3.5 シングルフェーズ方式の評価回路定数



図 3.16 シングルフェーズ方式の電圧リプルの理論値と実測値の比較

# 3.3.2. 非結合インダクタを用いたマルチフェーズ方式の場合

次に,図 1.13 に示す非結合インダクタを用いたマルチフェーズ方式昇圧チョッ パ回路の出力コンデンサの電荷変動量の解析を実施する。マルチフェーズ方式は各 相のスイッチング信号の位相が 180°シフトした形となるため、交互に電荷を出力 側へ伝送する動作形態となり、回路の動作モードはデューティ比 d が 0.5 より大き いか小さいかで回路の動作モードが変化し、出力コンデンサ電流icの特性が変化す る。そのため、d≤0.5 と d>0.5 のそれぞれの場合に分けて解析を実施する必要性があ る。また、解析する上では寄生抵抗など各相のばらつきは存在せず、各相のインダ クタ電流の平均値は等しいものとする。



図 3.17 非結合インダクタを用いたマルチフェーズ昇圧チョッパ回路の キャパシタ電流波形(*d*≤0.5)

まず, *d*≤0.5 の場合の出力コンデンサの電流波形は図 3.17 のように, 電流が正となっている三角形が面積計算部分である場合を Form 1, 面積計算部分が台形である場合を Form 2, 電流が負となっている三角形の面積計算部分である場合を Form 3 とすると, 3 つの波形に分けられる。波形変化の条件はインダクタ電流の平均値 *I*<sub>Lave\_mul</sub> とリプルの振幅 *I*<sub>Lpp\_mul</sub>の比 *I*<sub>Lpp\_mul</sub>/*I*<sub>Lave\_mul</sub> で決定される。 Form1 となる場合のデューティ比の範囲 *d*<sub>mul\_d≤0.5\_1</sub> は次式のように示される。

Form3 となる場合のデューティ比の範囲 d<sub>mul\_d≤0.5\_3</sub>は次式のように示される。

Form2 となる範囲は Form1 の範囲と Form3 の範囲の間の領域となる。従って, Form2 となる場合のデューティ比の範囲  $d_{mul_d \le 0.5_2}$ は次式のように示される。

$$\frac{1}{2} + \frac{1}{4} \cdot \frac{I_{\text{Lpp}_mul}}{I_{\text{Lave}_mul}} - \frac{1}{4} \cdot \sqrt{4} + \left(\frac{I_{\text{Lpp}_mul}}{I_{\text{Lave}_mul}}\right)^2 \le d_{\text{mul}_{d\leq 0.5_2}}$$

$$< \frac{3}{4} + \frac{1}{8} \cdot \frac{I_{\text{Lpp}_mul}}{I_{\text{Lave}_mul}} - \frac{1}{8} \cdot \sqrt{4 + 12 \cdot \frac{I_{\text{Lpp}_mul}}{I_{\text{Lave}_mul}} + \left(\frac{I_{\text{Lpp}_mul}}{I_{\text{Lave}_mul}}\right)^2} \quad (3.29)$$



図 3.18 非結合インダクタを用いたマルチフェーズ昇圧チョッパ回路の キャパシタ電流波形(*d*>0.5)

次に、これら 3 つのデューティ比範囲での電荷変動量ΔQ<sub>c</sub>の導出を行うと、これらの電荷変動量の計算結果はそれぞれ次式の通りである。

Form1 の電荷変動量 $\Delta Q_{c_mul_d \leq 0.5_1}$ は,

Form2 の電荷変動量 $\Delta Q_{c_mul_d \leq 0.5_2}$ は,

Form3 の場合は電荷変動量 $\Delta Q_{c_{mul_d \leq 0.5_3}}$ は次式の通りになる。

$$\Delta Q_{\text{C}_{\text{mul}\_d\leq 0.5\_3}} = \frac{1}{8} \cdot \left\{ 2 \cdot \left(1 - 2 \cdot d\right) + \frac{d}{1 - d} \cdot \frac{I_{\text{Lpp}\_\text{mul}}}{I_{\text{Lave}\_\text{mul}}} \right\}^2 \cdot \left(1 - d\right) \cdot \frac{I_{\text{Lave}\_\text{mul}}^2}{I_{\text{Lpp}\_\text{mul}}} \cdot T_{\text{s}} \cdots \cdots (3.32)$$

次に, d>0.5の条件について解析する。このデューティ比領域ではコンデンサ電流の波形のパターンは2つあり、図3.18のように電荷変動量を計算する面積計算部分が三角形である場合を Form 1, 台形である場合を Form 2 と定義する。ここで、Form1 となるデューティ比の範囲  $d_{mul_d>0.5_1}$ は次式のように示される。

$$d_{\text{mul}\_d>0.5\_1} < \frac{1}{2} + \frac{1}{4} \cdot \frac{I_{\text{Lpp}\_\text{mul}}}{I_{\text{Lave}\_\text{mul}}} \dots (3.33)$$

また, Form2 となる場合のデューティ比の範囲 d<sub>mul\_d>0.5\_2</sub> は次式のように示される。

| Input voltage      | $V_{\mathrm{i}}$ | 50V     |
|--------------------|------------------|---------|
| Duty ratio         | d                | 0.1~0.7 |
| Output capacitance | $C_{ m o}$       | 3.9µF   |
| Self inductance    | $L_1, L_2$       | 300µH   |
| Output resistance  | Ro               | 48Ω     |

表 3.6 非結合インダクタを用いたマルチフェーズ方式の評価回路定数



図 3.19 非結合インダクタを用いたマルチフェーズ方式の の電圧リプルの理論値と実測値の比較

$$d_{\text{mul}\_d>0.5\_2} \ge \frac{1}{2} + \frac{1}{4} \cdot \frac{I_{\text{Lpp}\_mul}}{I_{\text{Lave}\_mul}}$$
 .....(3.34)

次に、電荷変動量を計算する。Form1 の電荷変動量 $\Delta Q_{c_mul_d>0.5_1}$ は次式のように 導出することができる。

Form2 の電荷変動量 $\Delta Q_{c_mul_d>0.5_2}$ は次式のように導出することができる。

$$\Delta Q_{\text{C}_{\text{mul}\_d=0.5_2}} = \frac{I_{\text{Lpp}\_\text{mul}}}{I_{\text{Lave}\_\text{mul}}} \cdot (2 \cdot d - 1) \cdot (1 - d) \cdot \frac{I_{\text{Lave}\_\text{mul}}^2}{I_{\text{Lpp}\_\text{mul}}} \cdot T_{\text{s}} \cdots (3.36)$$

ここで,実機において出力電圧リプルを測定し,導出した電荷変動量の理論式の

妥当性を確認する。また、実機動作の際には各相のインダクタ電流の平均値  $I_{Lave_mul}$  にバラツキが生じないように電流平衡制御<sup>(80)</sup>を用いて実施する。表 3.6 に評価回路 定数を示す。この回路定数においてデューティ比を 0.1-0.7 まで変動させた際の理 論値と実測値の比較を図 3.19 に示す。この結果から理論値と測定値がよく一致し ており、非結合インダクタを用いたマルチフェーズ方式昇圧チョッパ回路におけ る電荷変動量 $\Delta Q_c$ の計算式の妥当性が確認できる。

### 3.3.3. 結合インダクタを用いたマルチフェーズ方式の場合

最後に,図 3.1 に示す結合インダクタを用いたマルチフェーズ方式昇圧チョッパ 回路の出力コンデンサの電荷特性の解析を行う。非結合方式と同様の理由から, *d*≤0.5 の *d*>0.5 場合に分けて検証を行う。結合インダクタは各相のインダクタが相 互結合しているため、第2節の解析でも確認されるようにインダクタ電流が両相の スイッチング動作に影響されて変化する。ここでは解析の簡略化のため、インダク タ電流幅は高い相互インダクタンスで循環電流 *i*<sub>wh</sub> がほとんど無い状態を仮定し、 共通電流成分のみが存在するものとして解析を実施する。

まず,  $d \leq 0.5$  の場合の出力コンデンサの電流波形は図 3.20 のように分けられる。 電流が正となっている三角形の部分が面積の計算部分である場合を Form 1, 面積 計算部分が台形である場合を Form 2, 電流が負となり三角形が面積計算部分であ る場合を Form 3 とする。なお, 波形の変化の条件はインダクタ電流の平均値  $I_{\text{Lave_mtl}}$ とリプルの振幅  $I_{\text{Lpp_mtl}}$ の比  $I_{\text{Lpp_mtl}}/I_{\text{Lave_mtl}}$ で決定される。

Form 1 となる場合のデューティ比の範囲  $d_{mtl_d \le 0.5_1}$ は、

$$d_{\text{mtl}_{d \leq 0.5\_1}} < \frac{1}{2} \cdot \frac{I_{\text{Lpp}_{mtl}}}{I_{\text{Lave}_{mtl}}} \dots (3.37)$$

Form 3 となる場合のデューティ比の範囲  $d_{mtl_d \le 0.5_3}$ は、

$$d_{\text{mtl}_{d \leq 0.5_{-3}}} \ge \frac{1}{2} - \frac{1}{4} \cdot \frac{I_{\text{Lpp}_{mtl}}}{I_{\text{Lave mtl}}}$$
(3.38)

となり、Form 2 となる範囲は Form 1 となる範囲と Form 3 となる範囲の間の領域と



キャパシタ電流波形(d≤0.5)

なる。従って、Form2となるデューティ比の範囲  $d_{mtl_{d \le 0.5.2}}$ は次式のように示される。

$$\frac{1}{2} \cdot \frac{I_{\text{Lpp}_mtl}}{I_{\text{Lave}_mtl}} \le d_{\text{mtl}_{-d \le 0.5_2}} < \frac{1}{2} - \frac{1}{4} \cdot \frac{I_{\text{Lpp}_mtl}}{I_{\text{Lave}_mtl}} \qquad (3.39)$$

次に、これら3つの範囲での電荷変動量∆Q。の導出を行う。各波形での電荷変動量 は以下のようになる。

Form1 の電荷変動量∆Q<sub>c\_mtl\_d≤0.5\_1</sub>は,

Form2 の場合では電荷変動量 $\Delta Q_{c_mtl_d \leq 0.5_2}$ は、

Form3 では電荷変動量 $\Delta Q_{c_mtl_d \leq 0.5_3}$ は次式の通りである。

*d*>0.5 の場合については,各相のインダクタ電流が重畳せずに出力コンデンサに 流入するので,図 3.18 に示される非結合インダクタを用いたマルチフェーズ方式 昇圧チョッパ回路と同じコンデンサ電流波形になるので電荷計算に関する領域区 分や電荷変動量も等しくなる。従って,結合インダクタ方式において図 3.18 に示す Form1 となるデューティ比範囲は(3.33)式で与えられ,その時の電荷変動量

| Input voltage      | $V_{ m i}$ | 50V     |
|--------------------|------------|---------|
| Duty ratio         | d          | 0.1~0.7 |
| Output capacitance | Co         | 3.9µF   |
| Self-inductance    | $L_1, L_2$ | 2mH     |
| Mutual inductance  | М          | 1.7mH   |
| Output resistance  | Ro         | 48Ω     |

表 3.7 結合インダクタを用いたマルチフェーズ方式の評価回路定数



図 3.21 結合インダクタを用いたマルチフェーズ方式の 電荷変動実測結果と理論値の比較

 $\Delta Q_{c_mtl_d>0.5_1}$ を算出する式は(3.35)式で与えられる。また、Form2 となるデューティ 比範囲は(3.34)式、電荷変動量 $\Delta Q_{c_mtl_d>0.5_2}$ は(3.36)式で求まる。

ここで、結合インダクタ方式においても実機において出力電圧リプルを測定し、 導出した電荷変動量の式の妥当性を確認する。表 3.7 に示す評価回路定数を示す。 この回路定数において理論値を算出し、実測値と比較すると図 3.21 に示される通 りになる。

この結果から導出した理論値と測定値がよく一致しており,結合インダクタを 用いたマルチフェーズ方式昇圧チョッパ回路における電荷変動量 *AQ* の計算式の 妥当性を確認した。

### 3.3.4. 出力コンデンサ電圧リプルの相対比較

実験により妥当性が示された 3 つの回路方式の電荷変動の理論式を用いて電圧 リプル比較を実施し、必要となる静電容量の相対評価を行う。この比較条件として は 3 つの回路方式で、インダクタ電流の平均値  $I_{Lave}$  とインダクタ電流リプル幅  $I_{Lpp}$ の比が  $I_{Lpp}/I_{Lave}=1/2$ 、静電容量  $C_0=10\mu$ F、スイッチング周波数  $f_s=50$ kHz、出力電流  $I_0=10A$  の条件で出力電圧リプル特性を比較する。

図3.22 にデューティ比を変動させた際の出力電圧リプル特性の比較結果を示す。 この図から、シングルフェーズ方式と比較してマルチフェーズ方式はすべてのデ ューティ比領域で大幅に出力電圧リプルが抑制できていることが分かる。また、図 3.23 はシングルフェーズ方式とそれぞれのマルチフェーズ方式で出力電圧リプル 特性の相対比較を実施した結果を示す。この図 3.23 より全てのデューティ領域に おいてマルチフェーズ方式はシングルフェーズ方式の半分以下の電圧リプルまで 抑制できていることが確認できる。さらに、デューティ比が 0.5 付近の領域では、 1/10 以下まで電圧リプルが低減できることが分かる。

また、デューティ比が 0.5 より小さい領域では、非結合インダクタを用いたマル チフェーズ方式の方が結合インダクタを用いた方式と比較して出力電圧リプルの 変動量が小さくなる特性を示していることが見て取れるが、これはデューティ比 変動に対するコンデンサ電流波形の違いによるものである。この差は非常に小さい ものであり、第2項で示した半分以下のサイズで実現できる結合インダクタを否定 する要素にはなり得ない。また、従来のシングルフェーズ方式と比較してマルチフ ェーズ方式は同じ出力電圧リプルを実現する場合には、すべてのデューティ比領 域で静電容量を半分以下にできることが分かる。従って、第1章で示した平行平板 のコンデンサモデルから考えれば、誘電材料を同じとした場合で、絶縁破壊を防ぐ ための金属プレート間の距離 *d* を等しくしたとすれば、コンデンサの金属プレー ト断面積 *A* を半分以下にできるので、サイズ自体も半分以下のサイズにすること が可能である。

63



図 3.23 出力電圧リプル特性の比較結果(相対評価)

## 3.4. 結言

本章では、車載用電力変換システム内の昇圧チョッパ回路においてに対してイ ンダクタとコンデンサの双方の小型軽量化が可能な結合インダクタを用いた 2 相 マルチフェーズ昇圧チョッパ回路を提案した。第2節では結合インダクタについて、
第3章 車載用を想定した電力変換回路の小型軽量化

第3節ではこの結合インダクタの搭載がマルチフェーズ方式の特徴である静電量 削減の効果に対して性能劣化の要因とならないか調査を実施した。それぞれの節で 得られた結論を以下に示す。

第2節

- (1) 結合のインダクタのコア内磁束とインダクタ電流の関係性を明確化でき、それに基づいてインダクタ電流リプル振幅値とコア内磁束密度を規定した際の設計方法を確立した。
- (2) 設計,試作された提案回路の結合インダクタは各相それぞれ必要な非結合インダクタと比較して大幅な小型軽量化が実現されたとともに,提案回路の効率向上も確認されたことからその有効性を実証した。

第3節

- (3) 出力電圧リプルを規定した際には、2 相マルチフェーズ方式は従来のシング ルフェーズ方式と比較して静電容量を半分以下とすることができ、コンデン サの小型軽量化に対して有効であることを確認した。
- (4) 結合インダクタの搭載がマルチフェーズ方式の静電容量を削減できる効果 に対して性能劣化の要因となるか調査したが、従来の非結合インダクタ方式 とほぼ性能は同じであるため、結合インダクタの有効性を否定する要素には なり得ないことを確認した。

以上の事から、小型軽量化が求められる車載用電力変換システム内の昇圧チョッ パ回路において結合インダクタを用いたマルチフェーズ昇圧チョッパ回路の有効 性を確認することができた。

65

### 第4章 結合インダクタの3相化への拡張

## 4.1. 諸言

本章では第3章で述べた2相マルチフェーズ方式の結合インダクタを3相<sup>(81)-(82)</sup> へ拡張させる。昇圧チョッパ回路を3相化させる利点は下記の通りである。

- (a) 2 相化の時と比べて入力電流を3 相に分流化できるため更なる大容量化が容易に実現できる。
- (b) 出力側平滑コンデンサに関しては2相化させた場合では*d*=0.5 付近で大幅な 静電容量が低減できたが、3 相化の場合は*d*=1/3、2/3 の付近の駆動条件におい て出力側平滑コンデンサへ各相等しい電荷量を連続して供給する形になる ため、出力側平滑コンデンサの容量を低減できる<sup>(67)、(83)</sup>。
- (c) 3 相インバータ用の半導体モジュールをそのまま適用可能であるため、ディ スクリート素子で作成する場合と比較して、半導体素子増加に対する回路の 占有面積増大を是正することが可能である。

第3章の2相結合インダクタは汎用の3脚コアを流用する形で作製したが、3相 結合インダクタを構成する場合では、各相の対称性を維持するため3相用のコア構 造を新しく考案する必要性があり磁気コア構造が非常に重要な議論になる。そこで 提案する3相結合インダクタコア構造とその狙いについて図説し、提案する磁気構 造の有効性について述べる。

次に,3相結合インダクタを適用した場合におけるインダクタ電流の挙動やコア 内磁束の振る舞いについても明らかにする。さらに,3相結合インダクタの適用が 磁気要素の小型軽量化へ寄与することを示すため,提案する3相結合インダクタと 従来の非結合インダクタで磁束密度を規定した際に磁性体コアに許容できる出力 電力容量算出法を提案し,従来の非結合インダクタと等しいサイズとした場合で, 電力容量の観点から高電力密度の性能について議論する。最後に,出力電力容量算 出法の妥当性を確認するため,実機による実証評価を実施する。

# 4.2. 回路構成と磁気構造

### 4.2.1. 回路構成

図 4.1 に 3 相結合インダクタを用いたマルチフェーズ方式昇圧チョッパ回路を示 す。ここで、 $V_i$ は入力電圧、 $V_o$ は出力電圧、 $i_{L1}$ 、 $i_{L2}$ 、 $i_{L3}$ は各相のインダクタ電流、 $S_1$ 、 $S_2$ 、  $S_3$ は各相のメインスイッチ、 $D_1$ 、 $D_2$ 、 $D_3$ は出力ダイオード、 $C_o$ は出力側電圧平滑コン デンサ、 $L_1$ 、 $L_2$ 、 $L_3$ は各相の自己インダクタンス、 $M_{12}$ 、 $M_{13}$ 、 $M_{23}$ は各相間の相互インダ クタンスある。本回路の駆動方法としては 2 相化させたマルチフェーズ方式では、 各相のメインスイッチを 180° 位相シフト駆動させていたのに対して、3 相では各 相の半導体スイッチ  $S_1$ 、 $S_2$ 、 $S_3$ を 120° 位相シフトさせて駆動させる。このように駆 動させることで、各相交互に出力側へ電荷を伝送することが可能であり、特にデュ



図 4.1 結合インダクタを用いたマルチフェーズ方式昇圧チョッパ回路(3 相)



図 4.2 3 相結合インダクタの等価回路モデル

ーティ比 *d*=1/3, *d*=2/3 の場合では同じ電荷量を連続して出力側へ伝送することがで きるので,充放電電荷量を抑制できるため出力側平滑コンデンサを小型軽量化す ることができる。

また,図 4.2 に 3 相結合インダクタの等価回路モデルを示す。結合インダクタを 3 相化させると、形成される等価回路は 3 つのトランスが磁気的に結合した構成に なる。各相のトランスの極性はすべてのトランス間で逆結合となるように配備し、 このような構成とすることでインダクタ平均電流から発生する直流磁束を互いに 打消し合わせることでコア内磁束を低減させることができる。ここで、*L*<sub>lk1</sub>、*L*<sub>lk2</sub>、*L*<sub>lk3</sub> は各相の漏れインダクタンスを示す。*M*<sub>12</sub>は 1 相目巻線 *N*<sub>1</sub> と 2 相目巻線 *N*<sub>2</sub>間の相 互インダクタンスであり、同様に *M*<sub>13</sub>、*M*<sub>23</sub>はそれぞれ 1 相目巻線 *N*<sub>1</sub> と 3 相目巻線 *N*<sub>3</sub>間、2 相目巻線 *N*<sub>2</sub> と 3 相目巻線 *N*<sub>3</sub>間の相互インダクタンスである。また、各相の 巻線数は各相の対称性を維持するため等しいものとする。

 $N_1 = N_2 = N_3 = N$  .....(4.1)

このように、磁気的に結合させて位相シフト駆動させることで、各相のインダク タ電流 *i*<sub>L1</sub>, *i*<sub>L2</sub>, *i*<sub>L3</sub> は相互干渉し、交互に励磁された磁束が互いの巻線を鎖交する形 態となるため、従来の非結合インダクタと比べて等価的にインダクタ電流波形が スイッチング周波数の3倍で駆動しているような状態となる。この特徴を3相結合 インダクタでも引き出すためにはコア構造の議論が重要になる。

#### 4.2.2. 磁気構造

結合インダクタの3相化に向けたコア構造は大きく分けて2つ存在する。1つ目 は図4.3に示すような漏れ磁束の経路を有する4脚型平面構造のコアである。まず、 4脚とする理由に関しては、3脚のEEコアやEIコアのすべての脚に巻線を巻いた 場合であると、各相間をすべて結合したような形となり、所望の漏れインダクタン ス*L*<sub>lk</sub>を得ることができない。そのため、漏れ磁束の経路を確保するため4脚型の コアとしている。



図 4.4 立体構造の三相結合インダクタ

しかしながら、このコア構造とすると、図 4.3 で示すよう各巻線間の距離や各相 の漏れ磁束が流れる径路での磁路長が大きく異なり、各相均一にすべき漏れイン ダクタンスや相互インダクタンスに大きな差が生じる。この各相間の各インダクタ ンス値が異なる場合、以下に示す2つの面から結合インダクタの性能劣化が考えら れる。

(a) 漏れインダクタンスのアンバランスによる直流偏磁の可能性

まず,第3章でも明らかな通り結合インダクタにおいて漏れインダクタン ス L<sub>lk</sub> は発生する直流磁束に比例する因子であり,各相のインダクタ電流の 平均値をバランスさせる制御<sup>(80)</sup>を用いたとしても,直流磁束に関わりを持つ インダクタンスが異なれば,必然的にコアの磁化飽和が発生しやすくなる。

(b) 相互インダクタンスの差による循環電流アンバランスの可能性

次に、各相間の相互インダクタンスが異なれば、各相のトランス間を循環

する電流成分が異なり,各相の半導体デバイスや巻線に損失の偏りが生じる 可能性がある。

以上の(a)-(b)における理由のため、3 相結合インダクタのコア構造は各相のインダ クタンスを均一化可能な構造とすべきである。

これに対して提案する立体的構造を有する3相結合インダクタを図4.4に示す。 提案構造の結合インダクタは120°位置をずらした3つの外側脚と漏れ磁束の経路 である中央脚から構成される。本構造の利点は各相巻線の磁路を均一化させること が可能なため、各相で等しいインダクタンスを得やすいことが挙げられる。そのた め、以下の特性を得ることが可能である。

$$\begin{cases} L_1 = L_2 = L_3 = L \\ L_{1k1} = L_{1k2} = L_{1k3} = L_{1k} \\ M_{12} = M_{13} = M_{23} = M \end{cases}$$
(4.2)

ここで, L, L<sub>ik</sub>, M はそれぞれ提案コア構造の場合に得られる統一された各相の自己 インダクタンス, 漏れインダクタンス, 相互インダクタンスであり, 今後は解析便 宜上これらの統一されたインダクタンスで議論を進める。また, L, L<sub>ik</sub>, M の関係は 次式の通りである。

 $L = L_{\rm tr} + 2M \qquad (4.3)$ 

### 4.3. 特性解析

次に,結合インダクタを用いた3相マルチフェーズ方式昇圧チョッパ回路の動作 特性解析を実施する。動作モードはすべてのデューティ比領域で合計8つ存在し, それぞれの動作モードについては図4.5に示すように定義する。動作モードはデュ ーティ比が d≤1/3,1/3<d≤2/3,d>2/3の場合で,1周期あたりで存在する動作モードが 異なり,d≤1/3の場合ではモード1→4→2→4→3→4で遷移し,1/3<d≤2/3の場合では モード6→1→5→2→7→3となる。最後にd>2/3ではモード8→6→8→5→8→7で遷 移するため,これらのデューティ比領域で分けて解析を実施する。特性解析をする 上では,各インダクタンスと設計の際に必要なインダクタ電流リプル特性につい

|                | Mode1 | Mode2 | Mode3 | Mode4 | Mode5 | Mode6 | Mode7 | Mode8 |
|----------------|-------|-------|-------|-------|-------|-------|-------|-------|
| S <sub>1</sub> | ON    | OFF   | OFF   | OFF   | ON    | ON    | OFF   | ON    |
| S <sub>2</sub> | OFF   | ON    | OFF   | OFF   | ON    | OFF   | ON    | ON    |
| S <sub>3</sub> | OFF   | OFF   | ON    | OFF   | OFF   | ON    | ON    | ON    |

図 4.5 動作モードの定義

て関係性を明らかにし、従来の非結合インダクタと電気的な特性比較を実施する。 また、磁性体コアの磁化飽和を避けるためにコア内最大磁束についてモデル化する。

## 4.3.1. 電気的特性解析

<各インダクタンスとインダクタ電流振幅の関係> まず、各インダクタンスとインダクタ電流振幅の関係性について明らかにする。ここでは、3相インダクタの構造が各相すべて対称であると仮定をすれば、各相のインダクタ電流の振る舞いは位相が120°位相がシフトのみなので、ここでは1相分のみに焦点をあてて解析をする。図4.6に各デューティ比における3相結合インダクタの1相目インダクタ電流が増加、オフ時に減少する動作特性であるのに対して、3相結合インダクタを適用すると相互誘導と位相シフト駆動の効果により従来の非結合インダクタと比較して等価的にスイッチング周波数の3倍で脈動しているような形態となる。ここで、各相のインダクタ巻線両端電圧をvL1、vL2、vL3とすると、各相のインダクタ電流の傾きと各インダクタンスの関係はファラデーの法則に基づいて、次式で示される。

$$\begin{cases} v_{L1} = L \cdot \frac{di_{L1}}{dt} - M \cdot \frac{di_{L2}}{dt} - M \cdot \frac{di_{L3}}{dt} \\ v_{L2} = -M \cdot \frac{di_{L1}}{dt} + L \cdot \frac{di_{L2}}{dt} - M \cdot \frac{di_{L3}}{dt} \\ v_{L3} = -M \cdot \frac{di_{L1}}{dt} - M \cdot \frac{di_{L2}}{dt} + L \cdot \frac{di_{L3}}{dt} \end{cases}$$
(4.4)

71

٢





図 4.6 1 相目インダクタ電流波形

ここで、インダクタ巻線両端電圧 v<sub>L1</sub>, v<sub>L2</sub>, v<sub>L3</sub>はスイッチがオン時では、キルヒホ ッフの法則に基づくと入力電圧 V<sub>i</sub>と等しくなり、一方、スイッチがオフ時には入力 電圧 V<sub>i</sub>-V<sub>o</sub>の電圧が印加される。従って、以下のようにまとめられる。

$$\begin{cases} v_{\text{L_on}} = V_i \\ v_{\text{L_off}} = V_i - V_o \end{cases}$$
(4.5)

以上の考え方を適用し*d*≤1/3, 1/3<*d*≤2/3, *d*>2/3 のそれぞれのデューティ比領域でインダクタ電流振幅特性について解析する。

d≤1/3の動作領域では、図 4.6 (a)の動作模式図から分かる通り、インダクタリプ

ルの振幅最大値 *I*<sub>Lpp</sub> はモード1の電流変化値と等しくなる。従って,(4.4)式とモード1のスイッチング状態を考慮して(4.5)式を適用すれば,次式でインダクタリプル電流 *di*<sub>L1</sub>/*dt* の傾きを求めることができる。

$$\frac{di_{\rm L1}}{dt} = \frac{1}{L - 2M} \cdot \left( V_{\rm i} - \frac{2}{3} \cdot V_{\rm o} \right) + \frac{1}{L + M} \cdot \frac{2}{3} \cdot V_{\rm o} \qquad (4.6)$$

また,モード1の遷移時間 dt は,図 4.6 (a)で示すようにモード1の期間中なのでデ ューティ比 d とスイッチング周期 T<sub>s</sub>を用いれば dTs となるので,これを(4.6)式に代 入すると,1周期あたりでのインダクタ電流リプルの最大値 I<sub>Lpp</sub> は次式で導出され る。

ただし, 式変形の際に自己インダクタンス L は(4.3)式により L<sub>lk</sub> と M により表現している。

次に,  $1/3 < d \le 2/3$ の動作領域内において  $I_{Lpp}$ は, モード6からモード5の電流変化の和で求めることができる。従って,  $d \le 1/3$ の場合と同様にして求めると次式で  $I_{Lpp}$ は示される。

$$I_{\text{Lpp}_{1/3:d \le 2/3}} = \Delta I_{\text{Lpp}_{mod6}} - \Delta I_{\text{Lpp}_{mod1}} + \Delta I_{\text{Lpp}_{mod5}}$$
$$= \left( -\frac{1}{L_{\text{lk}}} \cdot \left(9d^{2} + 9d + 2\right) + \frac{2}{L_{\text{lk}} + 3M} \right) \cdot \frac{1}{9} \cdot \frac{1}{1 - d} \cdot V_{\text{i}} \cdot T_{\text{s}}$$
(4.8)

最後に d>2/3 の動作領域ではモード7 の電流変化が1 周期内での電流リプル振幅 最大値を示す。従って、同様にして ILpp を求めると次式で示される。

<従来の非結合インダクタ方式との特性比較> ここで、従来の非結合インダクタを用いたマルチフェーズ方式昇圧チョッパ回路とインダクタンス値を変化させた場合のインダクタ電流リプル *I*<sub>Lpp</sub>の特性を比較する。従来の非結合インダクタの自己インダクタンスを *L*<sub>n</sub>とするとインダクタ電流リプル *I*<sub>npp</sub> は次式で与えられる。

| · · · · · · · · · · · · · · · · · · ·     |                | •               |
|-------------------------------------------|----------------|-----------------|
| Leakage inductance of each phase          | $L_{ m lk}$    | 50µH            |
| Mutual inductors of each phase            | М              | 0µН, 5µН, 15µН, |
| Mutual inductance of each phase           |                | 50µH, ∞         |
| Self-inductances of non-coupled inductors | L <sub>n</sub> | 50µH            |

表 4.1 インダクタンス比較条件



図 4.7 結合インダクタと非結合インダクタの電流リプルの比(ILpp/Inpp)

これらの(4.7)-(4.10)式を用いれば,非結合インダクタと結合インダクタのインダ クタリプル電流の比は次式で求めることができる。

$$\frac{I_{\text{Lpp}}}{I_{\text{npp}}} = \begin{cases} \left(\frac{1}{L_{\text{lk}}} \cdot (1-3d) + \frac{2}{L_{\text{lk}}+3M}\right) \cdot \frac{1}{3} \cdot \frac{L_{\text{n}}}{1-d} & \left(d \le \frac{1}{3}\right) \\ \left(-\frac{1}{L_{\text{lk}}} \cdot (9d^2 - 9d + 2) + \frac{2}{L_{\text{lk}}+3M}\right) \cdot \frac{1}{9} \cdot \frac{L_{\text{n}}}{d \cdot (1-d)} & \left(\frac{1}{3} < d \le \frac{2}{3}\right) \cdots \cdots (4.11) \\ \left(\frac{1}{L_{\text{lk}}} \cdot (3d-2) + \frac{2}{L_{\text{lk}}+3M}\right) \cdot \frac{1}{3} \cdot \frac{L_{\text{n}}}{d} & \left(d > \frac{2}{3}\right) \end{cases}$$

ここで,比較条件を表 4.1 に示す。この比較条件では第3章の解析でも明らかな通り,結合インダクタの漏れインダクタンスは直流磁束に比例するインダクタンス

であるので、この漏れインダクタンス L<sub>k</sub> と非結合インダクタの自己インダクタン スL<sub>n</sub>は等しい値とし、ここでは 50µH 値とする。また、相互インダクタンスの値を 結合無しとした場合の M=0µH から M=∞まで変化させた場合で比較する。図 4.7 に デューティ比の変化に対する結合インダクタと非結合インダクタの各相インダク タ電流リプルの比(I<sub>1</sub>pp/I<sub>npp</sub>)を示す。この図から、高い相互インダクタンス M の場合 であると、従来の非結合インダクタと比較して大幅にインダクタ電流リプルが低 減できることが確認できる。特に M=∞とデューティ比 d=1/3=2/3 の条件で電流リプ ルの低減効果は大きく、インダクタ電流の脈動はゼロに等しいことが分かる。この ように、デューティ比 d=1/3、2/3 で結合インダクタの電流リプル低減効果が大きく なるのは大きく分けて 2 つの理由がある。1 つ目は、d=1/3、2/3 において結合インダ クタの漏れインダクタンスにほとんど電圧が印加されなくなるため、2 つ目は高い 相互インダクタンスにより各相のトランス間に循環電流が流れないためである。

以上の理由から, *d*=1/3, 2/3 において, インダクタ電流リプル振幅が大きく低減さ れ,相互インダクタンスを非常に高くした際には,従来の非結合インダクタと比較 して全デューティ比領域で1/3程度までインダクタ電流の脈動を抑制できることが 確認される。*M*=0のときは,結合インダクタが各相の巻線と結合していないことを 示すため,従来の非結合インダクタと等価な状態となるのでインダクタ電流リプ ルの比を考慮しても等しい状態となる。

<各インダクタンスと磁気抵抗,巻線数の関係> 結合インダクタの漏れインダクタンスおよび相互インダクタンスは巻線巻数とコア構造から決定される磁気抵抗の関係から導出される因子である。従って、具体的な磁気構造や巻線巻数を用いて、詳細なパラメータでモデル化するに当たっては、磁気回路モデルを用いた解析方法が有効である。図4.8に3相結合インダクタの磁気回路モデルを示す。この磁気回路モデルでは、各相の起磁力Ni<sub>L1</sub>,Ni<sub>L2</sub>,Ni<sub>L3</sub>より発生する外側脚の磁束をφ<sub>1</sub>, φ<sub>2</sub>, φ<sub>3</sub>,中央脚の磁束をφ としている。また、外側脚磁気抵抗は R<sub>mo1</sub>, R<sub>mo2</sub>, R<sub>mo3</sub>,中央脚磁気抵抗を R<sub>mc</sub> として表現している。提案する立体型のコア構造の場合は以下の特性が得られる。

75



 $R_{mo1} = R_{mo2} = R_{mo3} = R_{mo}$  .....(4.12) また,磁気回路モデルから自己インダクタンス L,相互インダクタンス M,漏れイ ンダクタンス L<sub>ik</sub>は次式で求めることが可能である。

$$\begin{cases} L = N^{2} \cdot \frac{R_{mo} + 2 \cdot R_{mc}}{R_{mo}^{2} + 3 \cdot R_{mo} \cdot R_{mc}} \\ M = N^{2} \cdot \frac{R_{mc}}{R_{mo}^{2} + 3 \cdot R_{mo} \cdot R_{mc}} \\ L_{lk} = L - M = N^{2} \cdot \frac{1}{R_{mo}^{2} + 3 \cdot R_{mc}} \end{cases}$$
(4.13)

この(4.13)式を用いれば、インダクタンスで表現されたインダクタ電流リプル *I*<sub>Lpp</sub> を示す(4.7)-(4.9)式は磁気抵抗および巻線巻数を用いて表現することができ、各デ ューティ比領域ではそれぞれ次式で示される。

ここで(4.14)-(4.16)式中の α は外側脚と中央脚の磁気抵抗比であり, 次式の通り定 義する。

これら(4.14)-(4.16)式を用いれば、インダクタンスだけではなく、磁気構造や巻 線巻数からインダクタ電流リプルを算定することができる。

### 4.3.2. 磁気的特性解析

次に、インダクタコアの磁化飽和を防ぐため、磁束について解析を実施する。解 析をするにあたっては、電気的解析と同様に 1/3≤d、1/3<d≤2/3、d>2/3 で回路の動作 モードが異なることから、これらのデューティ比領域で分けて解析を実施する。ま た、外側脚の磁束に関しては各相の外側脚の磁気構造を対称とすれば、等しくな るので、ここでは一相目の外側脚のみ解析を実施する。図 4.9 (a)、(b)、(c)にそれぞれ のデューティ比領域における 3 相結合インダクタのコア内磁束波形の模式図を示 す。

まず、インダクタの平均電流から発生する直流磁束について解析をする。直流成 分の解析を実施するので、図4.8に示す磁気回路モデル上のすべての電流と磁束は  $I_{L1}, I_{L2} I_{L3}, \Phi_1, \Phi_2, \Phi_3, \Phi_c$ で表現する。ここで、磁気回路モデルよりキルヒホッフの 法則を適用すると次式の関係が得られる。

 $\begin{cases} NI_{L1} = R_{mo} \cdot \Phi_1 + R_{mc} \cdot \Phi_c \\ NI_{L2} = R_{mo} \cdot \Phi_2 + R_{mc} \cdot \Phi_c \\ NI_{L3} = R_{mo} \cdot \Phi_3 + R_{mc} \cdot \Phi_c \\ \Phi_c = \Phi_1 + \Phi_2 + \Phi_3 \end{cases}$ (4.18)

ここで、各相のインダクタ平均電流値は ILave として等しいものとする。

 $I_{L1} = I_{L2} = I_{L3} = I_{L3} = I_{Lave} \dots (4.19)$ 

従って,(4.18)式と(4.19)式を用いると各相外側脚の直流磁束は等しくなり,次式の 通り求めることができる。

中央脚の直流磁束  $\Phi_{c}$ は3つの外側脚から発生する直流磁束  $\Phi_{o}$ が足し合わされる 形となるので次式が成立する。



図 4.9 外側脚,中央脚のコア内磁束の模式図

$$\Phi_{\rm c} = 3 \cdot \Phi_{\rm o} = \frac{3 \cdot N \cdot I_{\rm Lave}}{R_{\rm mo} + 3 \cdot R_{\rm mc}} \tag{4.21}$$

次に,交流磁束について解析をする。交流磁束はファラデーの法則に基づいて巻 線に電圧が印加されることによって発生する。

$$v_{\rm L} = N \cdot \frac{d\phi}{dt} \qquad (4.22)$$

この(4.22)式より,各相のスイッチ S<sub>1</sub>, S<sub>2</sub>, S<sub>3</sub>がオン期間中ではインダクタ巻線電  $E_{V_L}$ には入力電圧  $V_i$ が印加されるので,外側脚の磁束の変化  $d\phi$ は巻線巻数 N と微 小時間 dt により決定される。従って,オン期間中の微小時間 dt はデューティ比 d とスイッチング周期  $T_s$ を用いて  $dT_s$ で表現されるため,外側脚交流磁束の振幅値

外側脚の磁束の変化は図 4.9 (a), (b), (c)で示すようにオン期間中に増加,オフ期間 中に減少するような形態となり,オンとオフ期間の磁束の変化の和は定常状態で あれば一定となる。

次に、中央脚での交流磁束の振幅値を求める。中央脚の交流磁束は、外側脚の交 流磁束の位相が120°シフトした形で足し合わされるため、スイッチング周波数の3 倍の周波数で脈動する。

デューティ比  $d \leq 1/3$  の領域では、図 4.9 (a)よりモード1 で交流磁束の大きさを求 めることができるので、モード1 における1 相目、2 相目、3 相目の外側脚交流磁束 の変化値をそれぞれ  $\Phi_{1pp_mod1}$ 、 $\Phi_{2pp_mod1}$ 、 $\Phi_{3pp_mod1}$ とすると中央脚の磁束振幅値  $\Phi_{cpp}$ は次式で求めることができる。

なお,式変形の際には Voは Vo=Vi/(1-d)より変換している。

デューティ比 1/3<d≤2/3 では中央脚の磁束振幅値 Φ<sub>cpp</sub>は、図 4.9 (b)よりモード6 で求めることが可能であるので、同様にして求めると以下で示される。

デューティ比 d>2/3 では図 4.9 (c)で示すようにモード8 で求めることができる。

$$\Phi_{\text{cpp}\_d>2/3} = (3d-2) \cdot \frac{V_{\text{i}}}{N} \cdot d \cdot T_{\text{s}} \cdots (4.26)$$

ここで, (4.24)-(4.25)式から中央脚の交流磁束の振る舞いとしてはデューティ比 d が ちょうど 1/3, 2/3 の際には中央脚に交流磁束が発生しないことが分かる。 次に、これらの解析結果に基づいて、外側脚と中央脚の最大磁束を求める。最大 磁束は図 4.9(a)-(c)に示すよう、直流磁束と交流磁束の半値の和で示されるので、外 側脚最大磁束  $\Phi_{op}$ を求めると(4.17)式、(4.20)式と(4.23)式より次式で求めることがで きる。

また,中央脚最大磁束 Φ<sub>cp</sub>は(4.17)式, (4.21)式と(4.24)-(4.26)式より,それぞれ以下の通り求めることができる。

## 4.4.3 相結合インダクタの導入による小型軽量化の効果

これまでのところで、三相結合インダクタにおける電磁的な振る舞いについて 解析を実施した。ここからは、提案する3相結合インダクタの有効性を明示するた め、理論的なアプローチからその導入効果を確認する。

#### 4.4.1. 磁束低減効果

提案コア構造は外側脚と中央脚に最大値が異なる磁束がそれぞれ存在する。その ため、磁性体コアの磁化飽和を防ぐため外側脚と中央脚の最大磁束の比を取るこ とで、外側脚と中央脚のどちらの脚部で磁束密度が高くなるか確認する。また、従 来の非結合インダクタとも最大磁束の比をとり、3 相結合インダクタの磁束低減効 果について確認する。

調査方法としては、一般的にインダクタは回路の仕様からインダクタ電流リプ ル率 *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>を規定した状態で設計されることが多いので、これを規定した状態に おけるコア内磁束の最大値を調査する。

<結合インダクタの外側脚と中央脚の最大磁束の比> はじめに結合インダクタの外側脚と中央脚の最大磁束を比較する。まず、インダクタ電流リプル振幅を示す (4.14)-(4.16)式を R<sub>mo</sub> について解き、外側脚の最大磁束を示す(4.27)式、中央脚の最 大磁束を示す(4.28)式にそれぞれ代入すれば、インダクタ電流リプルを規定した際 の最大磁束は、外側脚と中央脚でそれぞれ以下のように導出することができる。

$$\Phi_{\rm op} = \begin{cases}
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{1 - 3 \cdot d}{1 - d}}{1 + 3 \cdot \alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \right) \cdot d \cdot T_{\rm s} & \left( d \le \frac{1}{3} \right) \\
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{9 \cdot d^2 - 9 \cdot d + 2}{3 \cdot d \cdot (d - 1)}}{1 + 3 \cdot \alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \right) \cdot d \cdot T_{\rm s} & \left( \frac{1}{3} < d \le \frac{2}{3} \right) \dots (4.29) \\
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{3 \cdot d - 2}{d}}{1 + 3 \cdot \alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \right) \cdot d \cdot T_{\rm s} & \left( d > \frac{2}{3} \right) 
\end{cases}$$

$$\Phi_{\rm cp} = \begin{cases}
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{1 - 3d}{1 - d}}{1 + 3\alpha} \cdot \frac{3I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \frac{1 - 3d}{(1 - d)} \right) \cdot d \cdot T_{\rm s} & \left( d \le \frac{1}{3} \right) \\
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{9d^2 - 9d + 2}{3d(d - 1)}}{1 + 3\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \frac{9d^2 - 9d + 2}{3d(d - 1)} \right) \cdot d \cdot T_{\rm s} & \left( \frac{1}{3} < d \le \frac{2}{3} \right) \dots (4.30) \\
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{3d - 2}{d}}{1 + 3\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \frac{3d - 2}{d} \right) \cdot d \cdot T_{\rm s} & \left( d > \frac{2}{3} \right)
\end{cases}$$

ここで比較する条件として、インダクタ電流リプル比は  $I_{Lpp}/I_{Lave}=0.5$ 、磁気抵抗 比  $\alpha$  を 0.25, 1, 10, 100 と変化させた場合を想定する。この  $\alpha$  が大きいほど中央脚に 大きいエアギャップが挿入されることを意味する。この条件において 3 相結合イン ダクタの外側脚と中央脚の最大磁束の比  $\Phi_{cp}/\Phi_{op}$ をとるとデューティ比に対する磁



東最大値の比較結果は図 4.10 で示される。この図からすべてのデューティ比領域 において,中央脚最大磁束  $\pmb{\Phi}_{
m cp}$ は外側脚最大磁束  $\pmb{\Phi}_{
m op}$ の 3 倍以下となり,磁気抵抗

において、中央脚最大磁束  $\sigma_{cp}$  は外側脚最大磁束  $\sigma_{op}$  の 3 倍以下となり、磁気抵抗 比  $\alpha$  が大きい領域では、中央脚の最大磁束は大きく低減されることが確認される。 このように、中央脚の最大磁束が外側脚と比べて 3 倍以下となる理由は、直流磁束 に関して言えば中央脚の直流磁束は外側脚の直流磁束のちょうど 3 倍となるもの の、中央脚の交流磁束は外側脚の交流磁束の位相がシフトする形で足し合わされ るため、中央脚の交流磁束は d=1/3、 2/3 付近ではほとんど発生しなくなるためであ る。ここで、変換器駆動時における最大磁束密度  $B_{max}$  はコア断面積  $A_{core}$  と最大磁束  $\Phi_{max}$  を用いると次式で導出される。

この関係から、中央脚の最大磁東は外側脚の最大磁束の3倍以下であるため、磁束 密度 *B<sub>max</sub>*を外側脚と中央脚で等しくすることを考えると、中央脚の断面積は外側 脚の断面積の3倍以下で済むことが確認される。また、動作条件によって中央脚の 断面積を外側脚に対して更に小さくすることで小型軽量化を実現することが可能 である。

82



図 4.11 結合インダクタの外側脚と非結合インダクタと最大磁束の比( $\Phi_{op}/\Phi_{p}$ )

<結合インダクタの外側脚と非結合インダクタの最大磁束の比> 次に、インダクタ電流リプル率を規定した場合での従来の非結合インダクタと結合インダクタの 外側脚の最大磁束を比較する。第2章で示したように非結合インダクタを適用した 場合では、インダクタリプル率を規定した際の最大磁束  $\Phi_p$ は(2.10)式、(2.13)式より 次式で求めることができる。

$$\Phi_{\rm p} = \frac{V_{\rm i}}{N} \cdot \left(\frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2}\right) \cdot d \cdot T_{\rm s} \cdots (4.32)$$

ここで比較条件としては, 非結合インダクタと結合インダクタの巻線巻数 N を 等しくした場合で考え, 同様に a を 0.25, 1, 10, 100 と変化させた場合で外側脚最大 磁束と非結合インダクタの最大磁束の比  $\Phi_{op}/\Phi_p$ をとる。図 4.11 に最大磁束の比を とった結果を示す。この図から, 磁気抵抗比が非常に大きい領域では, 結合インダ クタの外側脚最大磁束は, 非結合インダクタと比較して大きく低減できているこ とが確認できる。従って, これらの事から従来それぞれ独立した非結合インダクタ を統合すると, 中央脚の断面積は外側脚の 3 倍以下で済み, またその外側脚の断面 積は非結合インダクタの断面積より小さくて済む。従って, 3 相結合インダクタは



図 4.12 試作コアの外観

小に効果的であることがわかる。

## 4.4.2. 最大出力電力容量解析

次に コアサイズを規定した条件における電力密度の視点から3相結合インダク タのサイズ低減効果について検討をする。ここで、3相マルチフェーズ昇圧チョッ パ回路の出力電力 P<sub>o</sub>は入力電圧 V<sub>i</sub>とインダクタ平均電流 I<sub>Lave</sub>を用いると、次式で 示される。

従って、これらの事を考慮して(4.14)-(4.17)式、(4.27)式、(4.33)-(4.34)式を用いると、 最大磁東密度を規定したい際の結合インダクタが許容できる最大出力電力容量は、

各デューティ比領域でそれぞれ(4.35)-(4.37)式で求めることができる。

$$P_{o\_d\leq 1/3} \leq \frac{3 \cdot R_{mo} \cdot \Phi_{max}^{2}}{\left(\frac{I_{Lave}}{I_{Lpp}} \cdot \frac{1 + \alpha \cdot \frac{1 - 3 \cdot d}{1 - d}}{\left(1 + 3 \cdot \alpha\right)^{2}} + \frac{1}{1 + 3 \cdot \alpha} + \frac{1}{4} \cdot \frac{I_{Lpp}}{I_{Lave}} \cdot \frac{1}{1 + \alpha \cdot \frac{1 - 3 \cdot d}{1 - d}}\right) \cdot d \cdot T_{s}} \dots (4.35)$$

$$P_{o_{-}1/3:d\leq 2/3} \leq \frac{3 \cdot R_{mo} \cdot \Phi_{max}^{2}}{\left(\frac{I_{Lave}}{I_{Lpp}} \cdot \frac{1 + \alpha \cdot \frac{9d^{2} - 9d + 2}{3 \cdot d \cdot (d - 1)}}{(1 + 3 \cdot \alpha)^{2}} + \frac{1}{1 + 3 \cdot \alpha} + \frac{1}{4} \cdot \frac{I_{Lpp}}{I_{Lave}} \cdot \frac{1}{1 + \alpha \cdot \frac{9d^{2} - 9d + 2}{3 \cdot d \cdot (d - 1)}}\right) \cdot d \cdot T_{s}}$$

$$P_{o\_d>2/3} \leq \frac{3 \cdot R_{mo} \cdot \Phi_{max}^{2}}{\left(\frac{I_{Lave}}{I_{Lpp}} \cdot \frac{1+\alpha \cdot \frac{3 \cdot d-2}{d}}{\left(1+3 \cdot \alpha\right)^{2}} + \frac{1}{1+3 \cdot \alpha} + \frac{1}{4} \cdot \frac{I_{Lpp}}{I_{Lave}} \cdot \frac{1}{1+\alpha \cdot \frac{3 \cdot d-2}{d}}\right) \cdot d \cdot T_{s}} \dots \dots (4.37)$$

また,同様に非結合インダクタに関しても(4.32)式, (4.33)式と *Φ*<sub>max</sub>≥*Φ*<sub>p</sub>を考慮す れば,非結合インダクタの最大出力電力容量は次式で求めることができる。

$$P_{o} \leq \frac{3 \cdot R_{m} \cdot \Phi_{max}^{2}}{\left(\frac{I_{Lave}}{I_{Lpp}} + \frac{1}{4} \cdot \frac{I_{Lpp}}{I_{Lave}} + 1\right) \cdot d \cdot T_{s}}$$
(4.38)

ここで導出した最大出力電力容量算出式を用いてコアサイズ,磁東密度を規定 した条件における電力密度を比較する。比較条件の回路定数を表 4.2,結合インダ クタと従来の非結合インダクタの磁性体コアの仕様を表 4.3 にそれぞれ示す。

また,最大電力容量を比較する上では,結合インダクタのエアギャップ長を 1.5mm とし,従来の非結合インダクタでは3脚コアのすべての脚に0.75mmのエア ギャップを設けた状態(形成される閉磁路では1.5mm となる)を想定する。この理由 としては,磁気抵抗を大きくすればするほど直流磁束が抑えられてしまうこと,巻 線巻数が非常に大きくなってしまうことから,ここではエアギャップ長さを統一

| Input voltage       | $V_{ m i}$  | 120V   |
|---------------------|-------------|--------|
| Output voltage      | $V_{ m o}$  | 285.7V |
| Duty ratio          | d           | 0.583  |
| Switching frequency | $f_{\rm s}$ | 50kHz  |

表 4.2 評価回路定数

#### 表 4.3 結合インダクタと従来の非結合インダクタの磁性体コアの仕様

| Customized core of coupled inductor           |                        |                    |  |  |
|-----------------------------------------------|------------------------|--------------------|--|--|
| Gap length                                    | $l_{ m g}$             | 1.5mm              |  |  |
| Sectional area of outer leg                   | $A_{ m o}$             | 203mm <sup>2</sup> |  |  |
| Sectional area of center leg                  | $A_{ m c}$             | 642mm <sup>2</sup> |  |  |
| Theoretical magnetic reluctance of outer leg  | $R_{ m mo}$            | 0.18A/µWb          |  |  |
| Theoretical magnetic reluctance of center leg | <i>R</i> <sub>mc</sub> | 1.89A/µWb          |  |  |
| Ratio of magnetic reluctance                  | α                      | 10.2               |  |  |
| Designed maximum flux density in outer leg    | $B_{\rm max}$          | 300mT              |  |  |
| Non-coupled inductor (PC40EC70)               |                        |                    |  |  |
| Gap length (all leg)                          | $l_{ m g}$             | 0.75mm             |  |  |
| Sectional area of center leg                  | $A_{\rm non}$          | 210mm <sup>2</sup> |  |  |
| Theoretical magnetic reluctance               | $R_{\rm m}$            | 4.5A/µWb           |  |  |
| Designed maximum flux density                 | B <sub>max</sub>       | 300mT              |  |  |

させることで評価するものとする。なお、この表 4.3 中の磁気抵抗値についてはコアの構造の平均磁路長、断面積から決定された計算値である。

上記を条件として,結合インダクタの最大出力容量を示す(4.36)式と非結合イン ダクタの最大出力容量を示す(4.38)式をそれぞれ適用するとインダクタ電流リプル 率 *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>に対する最大出力電力容量の比較結果は図 4.13 のように示される。この



図 4.13 三相結合インダクタと非結合インダクタの最大出力電力容量の比較



図 4.14 インダクタの出力容量とサイズ比較結果(I<sub>Lpp</sub>/I<sub>Lave</sub>=0.3)

図で横軸はインダクタ電流リプル率 *I*<sub>Lpp</sub>/*I*<sub>Lave</sub> を示しており, 0<*I*<sub>Lpp</sub>/*I*<sub>Lave</sub><2 の領域は 電流連続モードでの駆動を示し, *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>=2 では電流臨界モードでの駆動であるこ とを示す。非結合インダクタの場合では,電流臨界モードで出力容量が最大となる ことが確認される。この駆動方法はメインスイッチ S<sub>1</sub>, S<sub>2</sub>, S<sub>3</sub> でゼロ電流ターンオン やダイオード D<sub>1</sub>, D<sub>2</sub>, D<sub>3</sub> でのゼロ電流ターンオフを実現できるのでスイッチング損 失の面から有効な駆動であるものの,車載用を想定した大電力用途にはインダク タ実効値電流増大によって他の能動・受動素子の導通損失増加が懸念される<sup>(84)</sup>。

これに対して,結合インダクタは大電力用途に適した電流連続モードで出力容量が最大となることが確認される。図 4.14 にはインダクタ電流リプル率

*I*<sub>Lpp</sub>/*I*<sub>Lave</sub>=0.3 における電力容量の比較と実際に比較に用いたインダクタの外観を示 す。この図から結合インダクタコアは 690g で 2731.8W であるのに対して,従来の 非結合インダクタの合計は 760g で 1058.3W であり,ほぼ等しいサイズの条件では 電力容量が大きくなっていることから大幅な高電力密度化を実現していると言え る。仮に,電力容量を統一した場合では,結合インダクタは従来の非結合インダク タと比較して小型軽量化を実現できる。

### 4.5. 実機評価

理論解析より得られた図 4.13 の最大出力容量解析結果の妥当性を確認するため, 実機による実証評価を実施する。検証する内容は結合インダクタがインダクタ電流 リプル率 *I*<sub>Lpp</sub>/*I*<sub>ave</sub>=0.22 の状態においてインダクタコアの磁化が飽和することなく理 論解析通り 2798W 出力可能かどうか検証する。まず,各相のインダクタ平均電流 値は(4.33)式を用いると次式の通り導出される。

$$I_{\text{Lave}} = \frac{P_{\text{max}}}{3 \cdot V_{\text{i}}} = \frac{2798}{3 \cdot 120} = 7.77\text{A} \dots (4.39)$$

また、インダクタ電流リプル率 *I*<sub>Lpp</sub>/*I*<sub>ave</sub>=0.22 を考慮すると、インダクタ電流のリプル振幅は次式の通りになる。

$$I_{\rm Lpp} = \frac{I_{\rm Lpp}}{I_{\rm Lave}} \cdot I_{\rm Lave} = 0.22 \cdot 7.77 = 1.70 \text{A} \dots (4.40)$$

次に,各相のインダクタ巻線の巻数を決定する。インダクタ電流リプルを示す (4.15)式から巻数Nについて解くと次式で巻数を決定することができ,表4.2の評価 回路定数,表4.3の試作コアの仕様を代入すると巻数が決定される。

最後に、磁気抵抗値 R<sub>mo</sub>, R<sub>mc</sub>の計算値であるため、実機評価にあたり各磁気抵抗の 直接測定は困難であることから、(4.13)式を使用して決定した巻線巻数 N, 試作コア

| Mutual inductor as | Theoretical value | 928µH  |  |  |
|--------------------|-------------------|--------|--|--|
| Mutual inductance  | Measured value    | 1021µH |  |  |
| Lookooo industanaa | Theoretical value | 90µH   |  |  |
| Leakage muuclance  | Measured value    | 118µH  |  |  |

表 4.4 3 相結合インダクタの理論値と実測値

の各磁気抵抗値 R<sub>mo</sub>, R<sub>mc</sub>を代入して, インダクタンスの理論値を算出する。

表 4.4 に 3 相結合インダクタの実測値と(4.13)式を用いて算出した理論値の比較 を示す。この表から、インダクタンス理論値と実測値はおおむね一致しているが、 微小に誤差が生じている。これは、コア接合の際、外側脚の磁気抵抗値が微小に異 なることに起因する相互インダクタンスの誤差や、フリンジング効果による中央 脚の漏れ磁束が微小に増加していること、巻線外部への漏れ磁束の影響などが考 えられる。更に正確な値を算定したい場合は、事前にインダクタコアに任意の巻線 を巻きつけ各インダクタンスを実測すれば、(4.13)式の関係から *R*<sub>mo</sub> と *R*<sub>mc</sub> のより正 確な値は次式より算出することができる。

$$\begin{cases} R_{\rm mo} = N^2 \cdot \frac{1}{L_{\rm lk} + 3M} \\ R_{\rm mc} = N^2 \cdot \frac{M}{L_{\rm lk} (L_{\rm lk} + 3M)} \end{cases}$$
(4.42)

ここでは、大きな誤差ではないものと判断をし、このまま実機評価を実施した。 図 4.15 の(a)には出力電力 2820W 時の1 相目インダクタ電流の動作波形を示す。こ の図から、実測したインダクタ電流リプルは1.44A となっており理論値の1.70A と 比べると、インダクタンスに誤差が微小に生じているため、完全に一致はしない が、近い値となっていることが確認できる。また、実際に実測したインダクタンス を(4.8)式のインダクタ電流リプル理論式に代入すると1.42A となっており、電気的 な解析結果の妥当性は確認される。また、図 4.15 (b)に 3 相すべてのインダクタ電 流波形を示す。この図からすべての相で磁気飽和特有の歪んだ波形ではなく、安定 した動作を実現していることが確認できる。さらに、図 4.13 に示す他のインダクタ



図 4.15 実験波形



電流リプル率と出力電力容量解析結果の対応関係の妥当性を確認するため、上述 した同様の方法で巻線巻数を変更し、他の出力電力状態でも磁性体コアの磁化が 飽和することなく安定して動作可能か検証した。図 4.16 に実際に測定した出力電 力と巻線巻数の対応関係を示す。実測した点を図中のプロットで示し、この動作範 囲内において磁化が飽和することなく安定して動作していたので最大電力解析結 果の妥当性を確認することができた。

#### 4.6. 結言

本章では、2相マルチフェーズ昇圧チョッパ回路の結合インダクタを3相化へ拡 張させた検討を実施した。3相結合インダクタの磁気構造の提案、特性解析、実機 評価を通して、以下の知見を得た。

- (1) 提案する立体構造の結合インダクタコア構造は、従来の考えられる平面構造のコアと比較して、磁路長が等しいので各相で等しいインダクタンス値を得やすい。これにより、磁束の偏りや各相での損失のアンバランスを生じさせることなく、バランス動作が実現できる。
- (2) 高い相互インダクタンス値を持たせることで、従来の非結合インダクタを用いた方式と比較して、直流磁束に比例するインダクタンスを増加させることなくインダクタ電流リプルを低減させることが可能であることを確認した。 特に、デューティ比が 1/3、2/3 の領域でインダクタ電流リプルの低減効果は大きいことを確認した。
- (3) 磁束解析の結果,中央脚の最大磁束は外側脚最大磁束の3倍以下となること を確認し,デューティ比 1/3,2/3 付近での駆動条件では中央脚の断面積を大 幅に削減できることを示した。また,従来の非結合インダクタ方式と最大磁 束を比較した結果,結合インダクタの外側脚最大磁束は磁気抵抗比 a(すなわ ち,中央脚にエアギャップを設ける場合)が大きくすれば最大磁束を低減で きることを確認した。
- (4) コアサイズを規定した際の最大出力電力算出法を提案した。これにより、従来の非結合インダクタは電流臨界モード駆動の時に小型軽量化に対して有効であることを示したが、本駆動方法は車載用などの大電力用途には適さない。これに対して、3 相結合インダクタは電流連続モードで出力容量が最大となり、インダクタ電流リプル率 0.3 の条件を設けた場合では、従来方式と比較して約2.7 倍高電力密度化できることを確認した。
- (5) 実機により最大出力電力算出法の計算結果について確認したが、磁化飽和特

有の歪んだ波形ではなく安定に動作していることから最大出力容量算出法 の妥当性を確認した。

以上より,提案する三相結合インダクタは3相マルチフェーズ昇圧チョッパ回路の インダクタの小型軽量化に対して有効であることを確認した。

### 第5章 磁気構造変更による結合インダクタの性能向上

### 5.1. 諸言

本章では、2相マルチフェーズ用の結合インダクタのコア構造を変えて結合イン ダクタの性能向上を検討する。第3章では既存の三脚コアを流用する形で結合イン ダクタを作成したが、既存の三脚コアを用いて結合インダクタを設計した際、以下 に示す問題が生じる場合がある。

- (a) インダクタンスは設計値に近い値と得ることが可能であるが,エアギャップ長の設計値と実測値がほとんど一致しない。この問題が生じることで,エアギャップ長設計は複雑化する。
- (b) 従来の三脚コアを用いた場合,結合係数 k(=M/L)が飽和する場合<sup>(85)</sup>があり,高い相互インダクタンス M を保持した状態で,任意の漏れインダクタンス L<sub>k</sub>を得ることができない。仮に,結合係数が飽和するコア構造で試作する場合,回路仕様で要求される漏れインダクタンスを得ようとすると,外側脚のトランス部分にもエアギャップを設ける必要性ある。しかしながら,外側脚にもエアギャップを設けると相互インダクタンスが大幅に低下し循環電流が増加するため,所望のインダクタ電流リプルを得るためには漏れインダクタンスを大きくするほかない。漏れインダクタンスの増加は直流磁束に比例するインダクタンスであるためインダクタコアのサイズアップにつながる。
- (c) 結合係数を高めるため大きなエアギャップを設けるとエアギャップ周辺の漏れ磁束と近傍の巻線による高周波の渦電流損失を増大させる<sup>(86)</sup>。

以上, (a)-(c)の問題が結合インダクタの性能劣化の要因になり得る。本章のはじめ に, 三脚コアで作成された結合インダクタの問題点を第3章で作成した結合インダ クタから具体的に指摘する。次に, これらの問題を解決する短いエアギャップ長で 高い結合係数を実現できる磁気構造を提案する。さらに, 提案する磁気構造の結合

インダクタ対して,特性解析を行った後に,設計方法について提案する。最後に実 験による実証評価を踏まえた上で提案する磁気構造の有効性について述べる。

## 5.2. 従来の結合インダクタ構造の問題点の具体例

まず,従来の結合インダクタ構造の問題の具体例を取り上げる。まず,第3章で 作成された結合インダクタを図 5.1 に示す。従来の結合インダクタは高い相互イン ダクタンスを得るために,図 5.2 に示すようにトランス機能の役割を担う外側脚に はエアギャップを設けず,中央脚のみにエアギャップを挿入し指定される漏れイ ンダクタンス *L*<sub>lk</sub> になるように調整される。しかしながら,従来の三脚コア構造の 場合は大きく分けて2つの問題が存在する。

まず,第1の問題点としては結合係数を調整するためのエアギャップ長の設計が 複雑であることが挙げられる。第3章では,このエアギャップ長の設計については 述べていないが,実際に作成された結合インダクタのエアギャップ長の設計値と 実測値の比較結果を表 5.1 に示す。第3章で示した表 3.3 から設計した漏れインダ クタンス *L*<sub>k</sub> や相互インダクタンス *M* は設計値と実測値はほとんど一致している



図 5.1 実際に作成された三脚コア

図 5.2 結合インダクタの構成要素

表 5.1 三脚コアを使用した結合インダクタのエアギャップの設計値と設計値

| Core                              | PC40EC90Z (TDK) |                 |        |
|-----------------------------------|-----------------|-----------------|--------|
| Air contacts (contactor log only) | lg              | Designed value* | 1.75mm |
| Air gap length (center leg only)  |                 | Measured value  | 26.6mm |

が,表 5.1 に示すように中央脚に設けたエアギャップ長は設計値(1.75mm)と実測値 (26.6mm)の間の誤差は非常に大きい。このように大幅な誤差が生じることで結合イ ンダクタのエアギャップ長設計は非常に困難であることがわかる。また,このよう に長いエアギャップ必要になるとエアギャップでのフリンジング磁束が巻線に鎖 交し,高周波の渦電流損失増大を招く恐れがある<sup>(86)</sup>。

第2の問題点として,結合係数の飽和である。表 5.2 に各磁気構造と結合係数の 関係を示す。結合係数の評価に用いたコアは PC40EC90Z(TDK)である。この表から, 従来の三脚コアの外側脚に巻線を巻く構造(構造 1)の場合,結合係数 k は 0.13 ~0.95 付近の値をとるが,一方で三脚コアの中央に巻線を配置する構造 2 の結合係数は 0.98~0.999<sup>(87)</sup>の値をとる。まず,構造 1 に関しては結合係数が 0.95 程度で飽和して しまうことにより高い相互インダクタンスを得ながら,任意の漏れインダクタン スを獲得することが構造的制約から難しい場合があり,その実例<sup>(85)</sup>も挙げられて いる。この場合では結合インダクタの設計は設計仕様で要求される漏れインダクタ ンスを得るためには、あえてトランス部分(外側脚)にもエアギャップを挿入して調 整するしかない。一方で、コアサイズにも結合係数が依存する可能性があるため、 他のコアサイズ(PC40EE50)に変更して結合係数を評価した。評価に使用したのは PC40EE50Z(TDK)であり、図 5.3 に評価したインダクタの外観を示す。この場合で は結合係数は 0.94 で飽和した状態となっており、漏れインダクタンスは 136μH 残

| Structure type         | Structure 1                                                 | Structure 2       |  |
|------------------------|-------------------------------------------------------------|-------------------|--|
| Core structure         | N <sub>1</sub> N <sub>2</sub> N <sub>1</sub> N <sub>2</sub> | $\frac{N_1}{N_2}$ |  |
| Coupling coefficient k | 0.13~0.95                                                   | 0.98~0.999        |  |
| Test core              | PC40EC90 $\times$ 90 $\times$ 30 (Core material: Ferrite)   |                   |  |

表 5.2 磁気構造と結合係数の関係



図 5.3 中央脚をすべて掘削した場合の磁性体コアの外観(PC40EE50Z)

る状態となった。従って、三脚コア構造の場合では結合係数 0.95 付近で飽和する可能性が高いことが確認されたと共に回路仕様によって更に低い漏れインダクタン スが要求される場合には外側脚にエアギャップを設けるしかないことが分かる。

一方,構造2の場合では,結合係数が高すぎることが理由で,第3章で述べた共通電流成分を抑制するための任意の漏れインダクタンス *L*<sub>lk</sub> を得ることができない。以上のことから,これらの間の結合係数 0.95~0.98 を実現できるコア構造が求めされる。次節では,"構造1"の場合で結合係数飽和の原因を究明する。

## 5.3. 従来結合インダクタ構造の結合係数飽和の原因

ここでは、電磁界シミュレータと理論的なアプローチの2つの視点から従来構造 の結合インダクタの結合係数飽和の原因を究明する。

<電磁界シミュレータにより調査> 結合係数が飽和してしまう原因として、多くの漏れ磁束が発生していることに起因する。そのため、電磁界シミュレータを用いて、結合インダクタ近傍の磁束分布の調査を行った。その解析結果を図 5.4 に示す。この図から、巻線の外側に漏れてしまう漏れ磁束(External leakage flux)、中央脚のエアギャップ部分でのフリンジング効果による膨らんでしまう漏れ磁束(Fringing flux)が発生していることが確認できる。従って、これらの漏れ磁束が発生しているため、漏れインダクタンスを抑制することできないと考えられる。



図 5.4 電磁界シミュレート結果とフリンジング効果(三脚コア形)

<フリンジング磁束と結合度飽和の理論的調査>次に、理論的な面からこれらの 漏れ磁束と結合係数に与える影響について検討する。まず、前述した結果から結合 係数が飽和する原因は巻線外部への漏れ磁束と中央脚部分でのフリンジング磁束 の2つであることが考えられる。この巻線外部への漏れ磁束に関しては、巻線構造 を分散化させたような構造やトロイダルコアに巻線を巻くように外側脚へ均一に 巻けば抑制できることがすでに知られている<sup>(68),(89)</sup>。ここでは、磁束密度分布が巻 線外側への漏れる磁束よりもエアギャップ部分でのフリンジング磁束が多く分布 していることが確認されたこと、巻線外部への漏れ磁束は巻線構造に大きく依存 して変化すること、以上 2 つの理由からここではフリンジング効果による漏れ磁 束と結合係数飽和の原因について述べる。

まず,従来の三脚コア構造の結合インダクタにおいて,図5.5に示す磁気回路モ デルを適用した場合では、自己インダクタンスL、漏れインダクタンスL<sub>ik</sub>,相互イ ンダクタンスMは各相の巻線巻数N,外側脚磁気抵抗R<sub>mo</sub>,中央脚磁気抵抗R<sub>mc</sub>と すると次式で与えられる。

$$L = N^{2} \cdot \frac{R_{\rm mo} + R_{\rm mc}}{R_{\rm mo}^{2} + 2 \cdot R_{\rm mo} \cdot R_{\rm mc}}$$

$$M = N^{2} \cdot \frac{R_{\rm mc}}{R_{\rm mo}^{2} + 2 \cdot R_{\rm mo} \cdot R_{\rm mc}}$$

$$L_{\rm lk} = L_{2} - M_{2} = N^{2} \cdot \frac{1}{R_{\rm mo} + 2 \cdot R_{\rm mc}}$$
(5.1)



従って,結合係数kは自己インダクタンスLと相互インダクタンスMの比であることから,次式でその関係は示される。

 $k = \frac{M}{L} = \frac{R_{\rm mc}}{R_{\rm mo} + R_{\rm mc}}$ (5.2)

この(5.2)式より,結合インダクタの結合係数 k は,コアの各脚部の磁気抵抗の比で 従属的に決定されてしまうことがわかる。ここで,コアの断面積磁路長や断面積を 図 5.5 に示すように定義し,エアギャップ部分の磁束の経路もコアの中央脚と同じ 断面積 A<sub>c</sub> と近似的に考えると各磁気抵抗 R<sub>mo</sub>, R<sub>mc</sub> は幾何学的の視点から次式で導 出される。

$$R_{\rm mo} = \frac{l_{\rm o}}{\mu_{\rm r} \cdot \mu_0 \cdot A_{\rm o}}$$
(5.3)  
$$R_{\rm mc} = \frac{l_{\rm c} - l_{\rm g}}{\mu_{\rm r} \cdot \mu_0 \cdot A_{\rm c}} + \frac{l_{\rm g}}{\mu_0 \cdot A_{\rm c}}$$
(5.4)

(5.3)-(5.4)式中の $l_o$ と $A_o$ はそれぞれ外側脚の磁路長および断面積, $l_c$ と $A_c$ は中央 脚の磁路長と断面積である。また、 $\mu_0$ は真空の透磁率、 $\mu_r$ はコア材の比透磁率、 $l_g$ は エアギャップ長さである。ここで表 5.1 に示しているエアギャップの設計値に関し ては、第3章でも述べたように設計仕様を満足させる $R_{\rm mc}$ を算出後に、エアギャッ プ部分の断面積 $A_c$ として(5.4)式に基づいて $l_g$ について算出しているものである。

しかしながら、実際には図5.4で示すようエアギャップ部分の断面積は膨らみを

もつため、フリンジング効果を考慮した等価的な断面積を Ag とすると中央脚の磁 気抵抗は以下で示される。

$$R_{\rm mc_fringing} = \frac{l_{\rm c} - l_{\rm g}}{\mu_{\rm r} \cdot \mu_0 \cdot A_{\rm c}} + \frac{l_{\rm g}}{\mu_0 \cdot A_{\rm g}}$$
(5.5)

ここで、電磁界シミュレータの解析結果からエアギャップ部分で磁束が大きく膨らむことがわかっているが、(5.5)式から分かるようにエアギャップ長 *l*gを長くしても、フリンジング効果により磁束が膨らんでしまうためエアギャップ部分の断面積 *A*gも増大することとなる。従って、挿入したエアギャップ長に対して中央脚磁気抵抗は増加しにくい傾向になる。また、こういった理由から、表 5.1 に示すよう設計値と実測値で大きく差が開いているものと考えられる。

また, (5.2)式の結合係数の関係からも, 外側脚の磁気抵抗 *R*<sub>mo</sub> はエアギャップを 設けないため微小な値ではあるが, フリンジング効果の影響で中央脚の磁気抵抗 は増大しないことと相まって, この外側脚の磁気抵抗値も依存して結合係数の飽 和を招くと考えられる。以上が, 結合係数が高くなりにくく, また結合係数が飽和 してしまうメカニズムの1つであると考えられる。

## 5.4. 高い結合係数を実現可能な結合インダクタの磁気構造

上記のことを考慮すると、エアギャップ部分の断面積を小さくできる構造があ れば、従来の三脚コア構造より更に高い結合係数を実現できる。図 5.6 に提案する 結合インダクタの磁気構造を示す。このコア構造は2個のE形コア、1個のI形コ



図 5.6 提案磁気構造(左:コア内の成分要素,右:コアの各脚の名称)



図 5.7 提案する磁気構造の狙い

アから構成される。また,各相の巻線は逆結合となるように図 5.6 に示す巻線脚 (Winding leg)に巻き,漏れ磁束が通る中央脚(Center leg)とそれらの磁束を還流させ るための外側脚(Outer leg)からなる。ここで,図 5.7 に提案する磁気構造の狙いを示 す。この磁気構造の場合,各相巻線間の距離 x を短くすることで,エアギャップ部 分の断面積 Ag を小さくすることができ,より高い結合係数を実現することができ る。また,高い結合係数を実現できる理由をより簡潔にいえば,中央脚部分をすべ てカットした場合,それは表 5.2 に示す構造 2 の形態となるため,これらの間の結 合係数 0.95~0.98 を実現することができる。

### 5.5. 特性解析

## 5.5.1. 磁気回路モデル

提案する磁気構造を有する結合インダクタを設計するにあたり、コア内磁束の 最大値とリプル電流の振幅値について解析を実施する。詳細な電磁気的振る舞いを 解析するためには、磁気回路モデルを用いた解析手法が有効であるため、磁気回路 モデルを用いて解析する。図 5.8 に提案する磁気構造を有する結合インダクタの磁 気回路モデルを示す。ここで、R<sub>mw</sub>は巻線脚磁気抵抗、R<sub>mc</sub>は中央脚磁気抵抗、R<sub>mo</sub>は 外側脚磁気抵抗である。また、各相巻線 N<sub>1</sub>, N<sub>2</sub>に流れるインダクタ巻線電流 i<sub>L1</sub>, i<sub>L2</sub>
第5章 磁気構造変更による結合インダクタの性能向上



図 5.8 提案する磁気構造の磁気回路モデル



図 5.9 各脚部の磁路長と断面積

によって生じる起磁力を $N_1 i_{L1}, N_2 i_{L2}$ としている。また,  $\phi_{w1}, \phi_{w2}$ は巻線脚の各相の磁 束,  $\phi_{w1}$ は中央脚の磁束である。

ここで、このモデルにおいてそれぞれの各脚部の磁気抵抗は磁束が各脚部で偏 りなく図 5.9 に示す平均磁路を中心に均一に分布するものと仮定すると以下のよう に表現される。

$$\begin{cases} R_{\rm mw} = \frac{l_{\rm w}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm w}} \\ R_{\rm mc} = \frac{l_{\rm c} - l_{\rm g}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm c}} + \frac{l_{\rm g}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm c}} \qquad (5.6) \\ R_{\rm mo} = \frac{l_{\rm o}}{\mu_0 \cdot \mu_{\rm r} \cdot A_{\rm o}} \end{cases}$$

ここで, *l*<sub>w</sub>, *l*<sub>c</sub>, *l*<sub>o</sub>はそれぞれ巻線脚,中央脚,外側脚の磁路長, *A*<sub>w</sub>, *A*<sub>c</sub>, *A*<sub>o</sub>は巻線脚,中 央脚,外側脚の断面積, *l*<sub>g</sub>はエアギャップ長である。

しかしながら、この図 5.8 に示す磁気回路モデルでは、磁気抵抗の要素が多く存 在するため解析が複雑化する。そのため、磁気抵抗要素をまとめて、解析を簡略化



図 5.10 簡略化した磁気回路モデル

する。図 5.10 に磁気抵抗要素をまとめて簡略化した磁気回路モデルを示す。ここで、*R*<sub>mt</sub> は巻線脚と外側脚の合成磁気抵抗であり主にトランス部分に寄与する磁気抵抗, *R*<sub>lk</sub> は中央脚の合成磁気抵抗であり主として漏れ磁束が流れる経路での磁気抵抗である。ただし、この簡略化したモデルへの変換は以下の関係を用いている。

 $\begin{cases} R_{\rm mt} = R_{\rm mw} + R_{\rm mo} / 2 \\ R_{\rm lk} = R_{\rm mc} / 2 \end{cases}$ (5.7)

また,磁束&に関しては漏れ磁束が通る経路を合成化しているので2倍の&となる。このモデルを用いて結合インダクタの特性解析を実施する。

#### 5.5.2. 磁気的特性解析

提案する E-I-E コア構造の結合インダクタは複数の脚が存在するため、従来の三 脚コアを用いた結合インダクタとコア内磁束の振る舞いが若干異なる。そこで、 E-I-E コア構造の場合でも、駆動時におけるコア内磁束の振る舞いを磁気回路モデ ルより解析し、コア内最大磁束を求める。

図 5.11 に解析結果に基づいたコア内磁束の波形模式図を示す。コア内にはイン ダクタ平均電流から発生する直流磁束と巻線に電圧が印加されることで発生する 交流磁束が存在する。まず,これらの要素をそれぞれ解析し,各脚部における最大 磁束を求める。

まず、コア内の直流磁束について解析する。解析を実施する上では、磁気回路モ デル内の各相の巻線巻数を等しいものとし $N_1 = N_2 = N$ 、各相のインダクタ平均電流 が等しいものとして  $I_{L1} = I_{L2} = I_{Lave}$ として解析をする。この解析条件とした場合で



図 5.11 E-I-E 結合インダクタコア内磁束波形の模式図

は、磁気回路モデルから分かる通り、各相の巻線脚の直流成分  $\Phi_{w1}$ ,  $\Phi_{w2}$ は互いに等 しく  $\Phi_{w1}=\Phi_{w2}=\Phi_w$ となる。また、中央脚の直流磁束  $\Phi_c$ は各相の巻線脚の直流磁束  $\Phi_w$ が足し合わされるようになるが、結局、中央脚は2脚に存在するので足し合わさ れた巻線脚の直流磁束は分流するので、直流磁束に関しては中央脚と巻線脚で等 しくなる。

次に、コア内の交流磁束について解析する。昇圧チョッパ回路では、スイッチが オン状態の時において各相の巻線電圧 v<sub>L1</sub>, v<sub>L2</sub>には V<sub>i</sub>が印加され、オフ時には V<sub>i</sub>-V<sub>o</sub> の電圧が印加される(第3章図 3.1参照のこと)。また、定常状態においてはこの磁 束の増減の和は図 5.11 で示すよう等しくなり、スイッチのオン時とオフ時のどち らかで求めることができる。仮に、オン期間で巻線脚の交流磁束振幅 **Φ**<sub>wpp</sub>を求める とファラデーの法則から次式のように求めることができる。

第5章 磁気構造変更による結合インダクタの性能向上

ここで,*d*はデューティ比,*T*sはスイッチング周期である。一方,中央脚の交流磁束 は図 5.11 で示すよう各相の巻線脚の交流磁束*φ*w1,*φ*w2の位相がずれた波形が足し合 わされる形になり,*d*≤0.5,*d*>0.5 で回路の動作モードが異なることから,中央脚の磁 束の変化もこれらのデューティ比領域を境に異なる。

 $d \leq 0.5$ の場合では、図 5.11 から分かるように、中央脚の交流磁束の振幅値  $\Phi_{cpp}$ は モード1の変化値と等しくなる。また、中央脚の交流磁束は、各相の巻線脚交流磁 束が足し合わされて 2 脚に分流することに注意をすれば、その振幅の大きさ  $\Phi_{cpp}$ は次式で求めることができる。

なお,式変形の際には出力電圧 Voは Vo=Vi/(1-d)を用いて変形している。

同様に, d>0.5 では図 5.11 より中央脚の交流磁束振幅はモード4 で求めることができる。従って,中央脚の交流磁束振幅値を求めると次式の通り導かれる。

以上の事から、コア内磁束の最大値は直流磁束と交流磁束の半値の和で示されるため、図 5.11 に示す巻線脚の最大磁束  $\Phi_{wp}$ は(5.8)-(5.9)式を用いれば次式で示される。

$$\Phi_{\rm wp} = \Phi_{\rm w} + \frac{1}{2} \cdot \Phi_{\rm wpp} = \frac{N \cdot I_{\rm Lave}}{R_{\rm mt} + 2 \cdot R_{\rm lk}} + \frac{1}{2} \cdot \frac{V_{\rm i}}{N} \cdot d \cdot T_{\rm s} \cdots (5.12)$$

一方,中央脚の磁束最大値 Φ<sub>cp</sub> に関しては, (5.8)式と(5.10)-(5.11)式を用いて, d≤0.5 と d>0.5 の条件ではそれぞれ以下のように導出される。

$$\Phi_{cp\_d>0.5} = \Phi_{c} + \frac{1}{2} \cdot \Phi_{cpp} = \frac{N \cdot I_{Lave}}{R_{mt} + 2 \cdot R_{lk}} + \frac{1}{4} \cdot \frac{V_{i}}{N} \cdot \frac{2d-1}{d} \cdot d \cdot T_{s} \cdots (5.14)$$

以上の結果から,提案構造のコア内磁束最大値を求めることが可能となる。

### 5.5.3. 電気的特性解析

次に,回路の設計仕様から要求されるインダクタ電流リプルの振幅特性につい て解析する。第3章,第4章での結合インダクタの電流リプル振幅の解析はインダ クタンスと巻線電圧の関係に基づいた状態方程式から解析したが,ここではコア 内磁束の交流成分の変化に対する起磁力の変動に着目して行う。解析を行う上で は,左右対称構造として一相目のみ解析を実施する。磁気回路モデルの構成要素を すべて交流成分に置き換え,電圧に関するキルヒホッフの法則を適用すると以下 の関係が得られる。

 $N\Delta i_{\rm L1} = R_{\rm mt} \cdot \Delta \phi_{\rm w1} + R_{\rm lk} \cdot 2\Delta \phi_{\rm c} \cdots (5.15)$ 

ここで、提案する結合インダクタは、従来の三脚コアと比較して磁気構造が違うのみである。従って、第3章のインダクタンスと巻線電圧の関係から導出したようインダクタ電流振幅値 *I*<sub>Lpp</sub> については *d*≤0.5 の場合はモード 1, *d*>0.5 の場合はモード2 のそれぞれの電流変化が1周期内でインダクタ電流リプルの最大値 *I*<sub>Lpp</sub> を取ることが分かっているので、これらの動作モードのみ解析を実施する。

*d*≤0.5 の場合のインダクタ電流リプル *I*<sub>Lpp</sub> は(5.15)式より次式で示される。

$$I_{\text{Lpp}\_d<0.5} = \frac{R_{\text{mt}} \cdot \Delta \phi_{\text{w1}\_\text{mod}1} + R_{\text{lk}} \cdot 2\Delta \phi_{\text{c}\_\text{mod}1}}{N}$$
$$= \left( R_{\text{mt}} \cdot \left( \frac{V_{\text{i}}}{N} \cdot d \cdot T_{\text{s}} \right) + R_{\text{lk}} \cdot 2 \cdot \left( \frac{1}{2} \cdot \frac{2V_{\text{i}} - V_{\text{o}}}{N} \cdot d \cdot T_{\text{s}} \right) \right) \right) / N$$
 (5.16)
$$= \left( R_{\text{mt}} + R_{\text{lk}} \cdot \frac{1 - 2d}{1 - d} \right) \cdot \frac{V_{\text{i}}}{N^2} \cdot d \cdot T_{\text{s}}$$

同様に, d>0.5 ではモード 2 の電流変化は減少量ということに注意して絶対値を つけて振幅値を考えると、インダクタ電流リプル ILpp は次式の通り導出できる。

$$I_{\text{Lpp}\_d=0.5} = \left| \frac{R_{\text{mt}} \cdot \Delta \phi_{\text{w1}\_\text{mod}2} + R_{\text{lk}} \cdot 2\Delta \phi_{\text{c}\_\text{mod}2}}{N} \right|$$
$$= \left| \left( R_{\text{mt}} \cdot \left( \frac{V_{\text{i}} - V_{\text{o}}}{N} \cdot (1 - d) \cdot T_{\text{s}} \right) + R_{\text{lk}} \cdot 2 \cdot \left( \frac{1}{2} \cdot \frac{2V_{\text{i}} - V_{\text{o}}}{N} \cdot (1 - d) \cdot T_{\text{s}} \right) \right) \right/ N \right| \dots \dots \dots (5.17)$$
$$= \left( R_{\text{mt}} + R_{\text{lk}} \cdot \frac{2d - 1}{d} \right) \cdot \frac{V_{\text{i}}}{N^2} \cdot d \cdot T_{\text{s}}$$

### 5.6. E-I-E コアの各脚部の断面積の関係

提案磁気構造は巻線脚,中央脚,外側脚と複数コア内に脚が存在するため,どの 脚部で変換器に駆動時における磁束密度が最も高くなるか調査をする必要性があ る。例えば,図 5.12 に示すように中央脚断面積 A<sub>c</sub> が極端に小さく,巻線脚の断面 積 A<sub>w</sub> が極端に大きかった場合,巻線脚では磁束密度に関してはかなりの余裕をも って駆動させることができるものの,この場合において断面積が小さい中央脚で 磁性体コアの磁化が飽和する可能性を持っている。また,巻線脚においてはコア材 を余計に使うことに相当するため,小型軽量化という視点からは有効ではない。そ こで,ここでも第4章の3相結合インダクタに適用した同様の方法で,インダクタ 電流リプル率 I<sub>Lpp</sub>/I<sub>Lave</sub>の規定した際の巻線脚と中央脚の最大磁束の比を取り,適用 するコアを巻線脚,中央脚で磁束密度を均一にできる断面積の条件を考察する。

まず、インダクタ電流リプル率を規定した際の中央脚と外側脚それぞれの磁束 最大値について導出する。インダクタ電流リプルを示す(5.16)-(5.17)式をそれぞれ *R*<sub>mt</sub> について解き、これを最大磁束に関する(5.12)-(5.14)式に代入すればインダクタ 電流リプル率を規定した際のコア内磁束の最大値を導出することができる。まず、 巻線脚の最大磁束 *Φ*<sub>wp</sub> は次式で得られる。



図 5.12 各部の必要な断面積の調査の必要性

$$\Phi_{\rm wp} = \begin{cases}
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{1 - 2d}{1 - d}}{1 + 2 \cdot \alpha} \cdot \frac{1}{I_{\rm Lpp}} + \frac{1}{2} \right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\
\frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{2d - 1}{d}}{1 + 2 \cdot \alpha} \cdot \frac{1}{I_{\rm Lpp}} + \frac{1}{2} \right) \cdot d \cdot T & (d > 0.5)
\end{cases}$$
(5.18)

同様に、中央脚最大磁束は次式で導出される。

$$\boldsymbol{\varPhi}_{\rm cp} = \begin{cases} \frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{1 - 2d}{1 - d}}{1 + 2 \cdot \alpha} \cdot \frac{1}{\frac{I_{\rm Lpp}}{I_{\rm Lave}}} + \frac{1}{4} \cdot \frac{1 - 2d}{1 - d} \right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\ \\ \frac{V_{\rm i}}{N} \cdot \left( \frac{1 + \alpha \cdot \frac{2d - 1}{d}}{1 + 2 \cdot \alpha} \cdot \frac{1}{\frac{I_{\rm Lpp}}{I_{\rm Lave}}} + \frac{1}{4} \cdot \frac{2d - 1}{d} \right) \cdot d \cdot T & (d > 0.5) \end{cases}$$

$$(5.19)$$

ここで、 $\alpha$  は磁気抵抗比  $R_{lk}/R_{mt}$  である。これより、(5.18)-(5.19)式より外側脚およ び中央脚の最大磁束の比をとる。比をとる条件としてはインダクタ電流リプル率  $I_{Lpp}/I_{Lave}=0.5$  とし、磁気抵抗比  $\alpha$  は 0.25、1、10, $\infty$ の 4 つ場合を想定して検証する。図 5.13 にデューティ比変化に対する外側脚と中央脚の最大磁束の比を示す。この図中 の  $\alpha$  については、E-I-E 構造の結合インダクタの自己インダクタンスを L、相互イン ダクタンスを M、結合係数を k とすれば次式に示す関係があるので、 $\alpha=0.25$  は k=0.2、  $\alpha=1$  は k=0.5,  $\alpha=10$  は k=0.9,  $\alpha=\infty$ は k=1 にそれぞれ対応している。

$$k = \frac{M}{L} = \frac{R_{lk}}{R_{mt} + R_{lk}} = \frac{\alpha}{1 + \alpha}$$
(5.20)

この図から,結合係数 k が高い領域(磁気抵抗比が大きい領域)では,中央脚最大磁束は巻線脚最大磁束に比べて小さくなることを意味するので,同じ磁束密度を 実現するためには,この比に従って中央脚断面積を巻線脚断面積より小さくする ことが可能である。また, E-I-E コアの外側脚の磁束は巻線脚の磁束が分流している ので巻線脚の半分の断面積で良いことが分かる。



## 5.7. 設計

導出した解析結果を用いて提案構造の結合インダクタの設計を実施する。想定す る回路定数を表 5.3 に示す。回路定数は、実験室レベルでの駆動を考慮して 500W の小容量のものとしている。また、使用するコアとしては汎用品のコアを流用する 形でフェライトコア PC40EE50Z(TDK)の E コアを 2 個、PC40EI50Z(TDK)コアの I コアを 1 個使用する形で E-I-E 構造を形成させる。使用するコアの各寸法、コア材 の特性を表 5.4 に示し、これらの外観を図 5.14 に示す。設計する磁束密度に関して はディレーティングを考慮して 200mT として設計する。また、インダクタ電流リ プル *I*<sub>Lpp</sub>は 1A として設計する。まず、これらの仕様を得るためには、以下の 5 つの 手順を踏み設計する。

<手順 1> はじめに、高い相互インダクタンス値を得て循環電流を抑制するための最小のトランス部分の合成磁気抵抗値 R<sub>mt</sub>を求める。まず、コアの構造の観点から、(5.6)-(5.7)式を用いて計算すると、R<sub>mt</sub>は0.124A/µWbとして計算される。実測のインダクタンスの面からより正確な値を計算したい場合は次式が役に立つ。

|                          | 凹山之外                       |        |
|--------------------------|----------------------------|--------|
| Input voltage            | $V_{ m i}$                 | 50 V   |
| Output voltage           | $V_{ m o}$                 | 120 V  |
| Duty ratio               | d                          | 0.583  |
| Switching frequency      | $f_{ m s}$                 | 50 kHz |
| Inductor average current | <i>I</i> <sub>Lave</sub>   | 5A     |
| Ratio of ripple current  | $I_{\rm Lpp}/I_{\rm Lave}$ | 0.2    |
| Inductor ripple current  | $I_{\rm Lpp}$              | 1A     |
| Output power             | Po                         | 500W   |

表 5.3 回路定数

この(5.21)式に使用するコアに任意の巻線巻数を巻きつけ,各インダクタンスを実 測することによって,最少の磁気抵抗値を求めることができる。この場合では,計 算値を用いて設計するものとする。

<<u>

 <<td>

 </</u>

次に、巻線脚最大磁束  $\Phi_{wp}$  が設計する磁束密度  $\Phi_{max}$  が超えないという条件を次 式のように設ける。

<手順 3> 次に巻線巻数 N の決定である。巻線巻数を設計する際には、コア内の 磁束密度の条件とインダクタ電流リプルに関わる条件を連立して設計しなければ いけない。そこで(5.12)式に(5.17)式の R<sub>lk</sub> について整理したものを代入し、式変形

| Core Material                                                        | Ferrite (TDK Co., Ltd)  |                        |                      |
|----------------------------------------------------------------------|-------------------------|------------------------|----------------------|
| Prototype core                                                       | PC40EE50Z and PC40EI50Z |                        | 50Z                  |
| Relative permeab                                                     | ility                   | $\mu_{ m r}$           | 2300                 |
| Sectional area of winding leg                                        |                         | $A_{ m w}$             | $131.4 \text{ mm}^2$ |
| Sectional area of center leg $A_{\rm c}$                             |                         | $A_{ m c}$             | $213.6 \text{ mm}^2$ |
| Sectional area of outer leg                                          |                         | $A_{ m o}$             | $109.5 \text{ mm}^2$ |
| Magnetic path length of winding leg                                  |                         | $l_{ m w}$             | 21.25 mm             |
| Magnetic path length of center leg                                   |                         | $l_{\rm c}$            | 21.52 mm             |
| Magnetic path length of outer leg                                    |                         | $l_{\rm o}$            | 42.78 mm             |
| Combined magnetic reluctance of transformer part (theoretical value) |                         | <i>R</i> <sub>mt</sub> | 0.124A/µWb           |

表 5.4 E-I-E 構造の結合インダクタに使用するコアの各寸法,コア材の特性



図 5.14 E-I-E コアの外観

された  $\Phi_{wp}$  を(5.23)式に代入すれば、次式で示される巻線巻数を決定する三次不等 式が得られる。

$$2 \cdot \frac{I_{\text{Lpp}} \cdot \Phi_{\text{max}}}{V_{\text{i}} \cdot d \cdot T_{\text{s}}} \cdot \frac{d}{2 \cdot d - 1} \cdot N^{3} - \left(I_{\text{Lave}} + I_{\text{Lpp}} \cdot \frac{d}{2 \cdot d - 1}\right) \cdot N^{2} + \left(1 - \frac{2 \cdot d}{2 \cdot d - 1}\right) \cdot R_{\text{mt}} \cdot \Phi_{\text{max}} \cdot N + \left(\frac{d}{2 \cdot d - 1} - \frac{1}{2}\right) \cdot R_{\text{mt}} \cdot V_{\text{i}} \cdot d \cdot T_{\text{s}} \ge 0$$
(5.24)

この(5.24)式に対して,表 5.3 に示す回路定数とトランス部分でノーギャップ状態の磁気抵抗 *R*<sub>mt</sub>を代入すれば,次式に示す関係と図 5.15 に示す図が得られる。

$$-5.6 \le N \le 4.3, \quad N \ge 28.3$$
 .....(5.25)



図 5.15 巻線巻数とコア内磁束の関係

ここで,巻線巻数-5.6-0turn は現実的に巻けないことから解として不適であり, 0-4.3turn は中央脚の合成磁気抵抗 *R*<sub>lk</sub> が負の領域となるため不適である。一方, 4.3-28.3turn は巻線脚磁東密度が 200mT を超えてしまう。従って, 妥当な巻線数の 範囲は *N*≥28.3turn である。従って,巻線巻数は 29turn として設計した。

<u><手順 4></u> 次に,巻線巻数が決定されたので次に漏れ磁束が流れる経路での磁気 抵抗  $R_{lk}$ を求め,エアギャップ長を設計する。まず,磁気抵抗  $R_{lk}$ はインダクタ電流 リプルを示す(5.17)式から設計され,この(5.17)式を  $R_{lk}$ について解くと,次式が得 られる。

この(5.26)式に決定した巻線巻数 29turn と表 5.3の回路仕様を代入すれば,必要な磁気抵抗値 *R*<sub>lk</sub> は 4.63A/µWb と決定される。さらに,構造的な面から(5.6)-(5.7)式を用いると次式の関係が得られる。

従って、エアギャップ長 lgについて解くと、次の関係が導出される。

この(5.28)式より、設計値とするエアギャップ長は 2.5mm と決定された。

| Number of winding turns |                      |                         | Ν              | 29turns |
|-------------------------|----------------------|-------------------------|----------------|---------|
| Mutual inductance M     |                      | Designed value          |                | 3.3mH   |
|                         |                      | Measured                | Measured value |         |
|                         |                      | Designed value          |                | 90µH    |
| Leakage inductance      | L <sub>lk</sub>      | Measured value (phase1) |                | 90µH    |
|                         |                      | Measured value (phase2) |                | 91µH    |
| Air gap length          | 1                    | Designed value          |                | 2.5mm   |
| (each center legs)      | $\iota_{\mathrm{g}}$ | Measured value          |                | 4.5mm   |
| Coupling coefficient    | k                    | Measured                | l value        | 0.968   |

表 5.5 結合インダクタの設計値と実測値



図 5.16 試作された結合インダクタ

<u><手順 5></u> 最後に,磁気抵抗値  $R_{mt}$ ,  $R_{lk}$ の直接測定が困難であることから,次式を 用いて相互インダクタンスと漏れインダクタンスの設計値を算出する。

$$\begin{cases} M = N^2 \cdot \frac{R_{lk}}{R_{mt}^2 + 2 \cdot R_{mt} \cdot R_{lk}} \\ L_{lk} = N^2 \cdot \frac{1}{R_{mt} + 2 \cdot R_{lk}} \end{cases}$$
(5.29)

以上,手順1から手順5を踏まえて結合インダクタを試作した。表 5.5 に結合インダクタの設計値と実際に作成して測定した実測値を示す。また,図 5.16 には試作

第5章 磁気構造変更による結合インダクタの性能向上

した E-I-E 構造の結合インダクタの外観を示す。表 5.5 から,相互インダクタンス Mに関しては設計値と比べて微小に小さくなっている。これは、コアとコアを接合 する際にどうしても隙間が空いてしまうため微小に磁気抵抗値が計算値と比較し て大きくなってしまったため、誤差が生じたと考えられる。また、漏れインダクタ ンス *L*<sub>k</sub> は大幅な誤差なく作成できていることが確認できる。

一方, エアギャップ長に関しては, 微小な誤差が生じているものの, 従来構造で は 10 倍以上あった誤差が提案構造の場合では 2 倍程度と大幅に誤差が小さくなっ ている。また, 表 5.1 に示す磁気構造と結合係数の関係から分かるように, 提案構 造の場合は三脚コアの磁気構造では実現が難しい 0.97 程度の高い結合係数を達成 した。従って, E-I-E 構造の結合インダクタはこれまで実現できなかった高い結合係 数を取得できることが確認される。

#### 5.8. 実機評価

試作した結合インダクタの設計の妥当性を確認するため,試作した結合インダ クタを 2 相マルチフェーズ方式昇圧チョッパ回路に実装し電流平衡制御<sup>(80)</sup>を用い て実機評価する。

図 5.17 に動作させた際の1相目インダクタ電流波形とメインスイッチ S<sub>1</sub>のコレ クタ-エミッタ間の電圧波形を示す。この図から、インダクタ電流リプルは設計通り 1A となっており、磁化飽和特有の歪みのある波形ではなく安定に動作しているこ とが確認できる。加えて、提案構造のインダクタは高い相互インダクタンスをもっ ていることにより、形成されるトランス間の循環電流がほとんど流れていないた めインダクタ電流は、ほとんど共通電流成分のみの挙動となり、スイッチング周波 数の2倍周波数で脈動していることが駆動に確認できる。

図 5.18 に出力電力 200-500W まで変化させたときの電力変換効率を示す。最大の 変換効率は 300W 負荷時で 95.3%となっている。また,最大負荷時の 500W では, 93.8%となっている。効率低下した理由については,電流増大にともなった導通損 失増大が原因であると考えられ,また低容量にもかかわらず耐圧・耐電流がオーバ



ースペックの IGBT を用いて実験をしたため、電力変換効率は参考程度である。

# 5.9. 結言

本章では、従来の三脚コア構造で作成される結合インダクタのエアギャップの 誤差や結合係数が飽和する原因について指摘し、それを改善可能な新しい結合イ ンダクタのコア構造の提案を行った。実施内容と得られた知見は以下の通りであ る。

- (1) 従来の三脚コア構造を有する結合インダクタが 0.95 程度で結合係数が飽和 こと、また大きなエアギャップが必要となる原因について考察し、その原因 の1つにフリンジング磁束の影響があることを指摘した。
- (2) これら2点の問題を根本的に可能なE-I-E構造の結合インダクタを提案し,特 性解析を踏まえた上で,磁束密度とインダクタ電流リプルを規定した際の設 計方法の確立に成功した。
- (3) 提案構造の場合では従来実現することが難しかった結合係数 0.968 の結合係 数を実現し、さらに実験結果から設計方法の妥当性を確認した。

以上の結果を踏まえ提案構造の有効性を確認した。

## 第6章 巻線構造の改良による結合インダクタの性能向上

# 6.1. 諸言



図 6.1 2相マルチフェーズ方式に対する結合インダクタの巻線構造の改良

本章では、2相マルチフェーズ昇圧チョッパ回路の結合インダクタについて巻線 構造の改良から結合インダクタの更なる性能向上について検討する。マルチフェー ズ化させた結合インダクタの巻線構造の改良による性能向上の研究は盛んに実施 されており、これまで提案されている方式は大きく分けて3つ存在する。図6.1に これまで提案されている方式をそれぞれ示す。ここで、図6.1(a)に示す方式を密結 合インダクタ方式(Closely coupled inductor, CCI)<sup>(70),(87)</sup>, (b)に示す方式を統合巻線結 合インダクタ方式(Integrated winding coupled inductor, IWCI)<sup>(75)</sup>と呼ぶこととする。ま た、これまでの結合インダクタとの違いを示すため、(c)にも第3章-第5章で取り扱 った逆結合の結合インダクタを示し、本章のみこれを疎結合インダクタ(Loosely coupled inductor, LCI)と呼称する。

はじめに、(a)の密結合インダクタ方式は(c)の疎結合インダクタの内部で構成されるトランスとインダクタを 2 つの磁性体コアを用いて機能を分離させたものである。この方式の特徴は結合係数の非常に高い逆結合のトランスと非結合インダク

第6章 巻線構造の改良による結合インダクタの性能向上

タの2つを用いて, 直流電流が重畳して動作する自己誘導インダクタと, 直流電流 による磁束が打ち消され交流で動作する密結合のトランスに要素を分離している ことである。このように磁気要素を2種類に分割する手法では, それぞれの動作条 件に特化した磁性体を用いることが可能となり, インダクタやトランスを別々に設 計することが可能となる。

一方,(b)に示す統合巻線結合インダクタ方式は,この密結合インダクタ方式の独 立した非結合のインダクタとトランスを単一磁性体コア内に巻線を集約させた方 式であると言え,(c)に示す疎結合インダクタ方式と同様に単一の磁性体コアに巻き 線を集約させていることから部品点数の削減が可能な方式である。

しかしながら、この統合巻線結合インダクタに関しては疎結合インダクタと比較して回路全体の電力変換効率が向上する事例<sup>(75)</sup>が挙げられるが定量的に評価されたものではなく、基本的な動作や他の磁気結合方式と比較した利点については詳細に述べられていない。

そこで本章では、統合巻線結合インダクタの適用を検討し、その有効性を明確化 させるため他の巻線方式と比較した場合での動作特性の違いについて調査する。ま た、磁気回路を用いて統合巻線結合インダクタの設計手法を提案し、実験結果から その設計手法の妥当性について述べる。最後に、車載用を想定した条件において、 窓面積や断面積を考慮した最適な磁性体コアサイズを設計し、疎結合インダクタ と比較した場合でのコアサイズの違いについて示し、統合巻線結合インダクタの 有効性について検討する。

## 6.2. 統合巻線結合インダクタの巻線構造と磁気構造

図 6.2 に統合巻線結合インダクタの磁性体コア構造・巻線構造を示す。インダク タは一般に流用されている汎用の 3 脚コア(例えば EE コアなど)を用いて作成する 場合を想定し、巻線は中央脚・外側脚のそれぞれに巻いて作成する。ここで入力電 流 *i*<sub>1</sub> は中央巻線 *N*<sub>1</sub> を通り、各相インダクタ電流 *i*<sub>1</sub>, *i*<sub>2</sub> はそれぞれ外側巻線 *N*<sub>2</sub> を通 る。ここで、各巻線の極性の関係に関しては、中央巻線 *N*<sub>1</sub> と 2 つの外側巻線 *N*<sub>2</sub> は



図 6.2 統合巻線結合インダクタの磁気構造

それぞれ同極性の関係にあり、2つの外側巻線 N2は逆極性で構成される。なお、図 6.1(b)内では、L1、L2はそれぞれ中央巻線 N1と各相の外側巻線 N2の自己インダクタ ンスを示し、M1はN1と N2間の相互インダクタンス、M2は外側巻線間 N2の相互イン ダクタンスを示している。この巻線構造とすることによって、密結合インダクタの 各相巻線を中央巻線で共有化させたような形となる。

また, エアギャップの位置に関しては統合巻線結合インダクタの初期構造<sup>(75)</sup>で は全脚にエアギャップが挿入されていたのに対して,本研究では中央脚のみに設 ける。この理由に関しては,各相の外側巻線 N2間は逆結合としているため,この磁 路にエアギャップを設けなくても直流磁束は互いに打ち消されること,高い相互 インダクタンスを得ることでトランスの循環電流をより小さくさせるためである。

#### 6.3. 電気的特性解析

#### **6.3.1. インダクタ電流成分の分離と比較**

まず,統合巻線結合インダクタでは図6.1の他の巻線方式にはない相互インダク タンス *M*<sub>1</sub>が新たらしく付加されるような形になる。従って,まずはこの *M*<sub>1</sub>がイ ンダクタ電流の脈動に対してどのような影響を与えるか解析を実施し,さらに他 の巻線方式とインダクタ電流リプルに対する各インダクタンスの関わり方の違い を比較することで,統合巻線結合インダクタの特徴について調査する。

統合巻線結合インダクタの各相インダクタ電流を iL1, iL2, 中央巻線と各相の外側 巻線端子間の電圧 vL1, vL2 とすると, ファラデーの法則から次式の関係が導かれる。

$$\begin{cases} v_{L1} = L_1 \frac{d(i_{L1} + i_{L2})}{dt} + 2M_1 \frac{d(i_{L1} + i_{L2})}{dt} + L_2 \frac{di_{L1}}{dt} - M_2 \frac{di_{L2}}{dt} \\ v_{L2} = L_1 \frac{d(i_{L1} + i_{L2})}{dt} + 2M_1 \frac{d(i_{L1} + i_{L2})}{dt} - M_2 \frac{di_{L1}}{dt} + L_2 \frac{di_{L2}}{dt} \end{cases}$$
(6.1)

ここで,第3章で示した解析ではインダクタの電流成分は各相に共通の電流成分 *i*com と各相間を循環する電流成分*i*whの2つに分離できることがすでに分かっている。 従って,この統合巻線結合インダクタにおいてもインダクタ電流を構成要素であ る2つの電流成分に分離させることで,相互インダクタンス*M*1の関わりを明確に する。(6.1)式を用いて第3章で示した解析と同様に各巻線電流*i*L1,*i*L2をそれぞれ共 通電流成分*i*com と還流電流成分*i*whに分離させると,その関係は次式で示される。

なお,式中の*sl*<sub>1</sub>,*sl*<sub>2</sub>はスイッチング状態を示す論理関数であり,第3章の(3.8)式 に定義する通りである。この(6.2)式から統合巻線結合インダクタは共通電流成分 *icom*には 2*L*<sub>1</sub>+4*M*<sub>1</sub>+*L*<sub>2</sub>-*M*<sub>2</sub>が関わりをもち,循環電流成分に対しては *L*<sub>2</sub>+*M*<sub>2</sub>が関係を 持つことが分かる。従って,中央巻線*N*<sub>1</sub>の追加は相互インダクタンス*M*<sub>1</sub>と自己イ ンダクタンス *L*<sub>1</sub>に関係を持つ要素であるので,共通電流成分に関わりをもつこと が分かる。

ここで,図 6.1 で示した各巻線方式におけるインダクタンスの関わりの違いを明確化するため,各巻線方式における共通電流成分 *i*com に寄与するインダクタンスと 循環電流成分 *i*wh に寄与するインダクタンスをそれぞれ比較する。比較する上では 図 6.1 (a)に示す密結合インダクタ方式の各インダクタンスは以下のように定義す る。

|      | Licom                               | $L_{ m iwh}$                           |
|------|-------------------------------------|----------------------------------------|
|      | (Inductances related to $i_{com}$ ) | (Inductances related to $i_{\rm wh}$ ) |
| IWCI | $2L_1 + 4M_1 + L_2 - M_2$           | $L_2+M_2$                              |
| CCI  | $2L_1+L_2-M_2$                      | $L_2 + M_2$                            |
| LCI  | $L_2 - M_2$                         | $L_2 + M_2$                            |

表 6.1 共通電流成分と循環電流成分の各インダクタンス比較

L1:非結合インダクタの自己インダクタンス

L2: 密結合トランスの各相の自己インダクタンス

*M*<sub>2</sub>:密結合トランスの相互インダクタンス

同様に,図 6.1 (c)に示す疎結合インダクタに関しては各インダクタンスを以下の 通り定義する。

L2: 疎結合インダクタの各相の自己インダクタンス

M2: 疎結合インダクタの相互インダクタンス

ここで、各巻線方式においても同様に共通電流成分 *icom* と循環電流成分 *iwh* に分離し、それぞれの電流成分に関わりをもつインダクタンスを比較すると表 6.1 に示すようにまとめることができる。ここで表中の *Licom* と *Liwh* は、それぞれ *icom*, *iwh* に関わりを持つ合成インダクタンスを示す。この表から循環電流 *iwh* の電流リプル振幅抑制のためインダクタンスは各方式で同じであることがわかる。一方、統合巻線結合インダクタは追加の中央巻線 *N*<sub>1</sub> と外側巻線 *N*<sub>2</sub> 間で形成される相互インダクタンス *M*<sub>1</sub> はその数値の 4 倍で、共通電流の脈動を抑制する効果があることが確認される。従って、統合巻線結合インダクタは等価的にインダクタンスを増加させることができる方式と言える。

## 6.3.2. インダクタ電流リプルのモデル化

次に、インダクタンスを用いた状態方程式から統合巻線結合インダクタのイン ダクタリプル振幅 Lpp を解析する。この統合巻線結合インダクタ方式は疎結合イン



図 6.3 統合巻線結合インダクタの等価回路モデル

ダクタ方式と比較しても, 共通電流成分と循環電流成分の関わるインダクタンス が異なるのみである。

従って, 第3章の解析と同様に d≤0.5 のデューティ比領域において1 相目インダ クタ電流の脈動は共通電流と循環電流が重なり合うモード 1(第3章図 3.2 で定義) の変化値がリプル振幅の最大値 ILpp となる。また, d>0.5 のデューティ比領域におい てインダクタ電流リプル ILpp はモード4 で最大となる。従って, インダクタ電流リ プル ILpp は(6.2)式に各モードのスイッチング状態を代入し, 図 3.2 で示す各動作モ ードの微小時間 dt を代入すれば, 次式では算出することができる。

なお,式変形の際には V<sub>o</sub>は入出力電圧の関係式 V<sub>o</sub>=V<sub>i</sub>/1-d を用いて変換している。 この(6.3)式より表 6.1 に示す各巻線方式の L<sub>icom</sub> と L<sub>iwh</sub> について値を代入すれば,全 方式でインダクタ電流リプル値を算出することが可能になる。

#### 6.3.3. 等価回路表現と実証的評価

シミュレーションで統合巻線結合インダクタの動作検証するに当たっては等価回路モデルの導出が必要である。図 6.3 に統合巻線結合インダクタの等価回路モデ

第6章 巻線構造の改良による結合インダクタの性能向上

ルを示す。この等価回路モデルの詳細な導出方法について述べることは省略する が、この等価回路の妥当性は解析力学に基づいたラグランジアン方式<sup>(89)</sup>と比較し てその妥当性が示されている。この等価回路モデル内では各記号は以下を意味す る。

*L*<sub>lk1</sub>: 中央巻線 *N*<sub>1</sub>の漏れインダクタンス

Lik2:各相の外側巻線 N2の漏れインダクタンス

(左右対称構造として各相の Lik2 は等しいものとする)

Lm1:中央巻線 N1から見た外側巻線 N2への励磁インダクタンス

(左右対称構造として各相の Lm1 は等しいものとする)

M2:外側巻線 N2間の相互インダクタンス(各相の外側巻線の巻数 N2 は等しいので外側巻線 N2 から見た逆相の外側巻線 N2 への励磁インダクタンス値と等しい)

ここで各インダクタンスの対応関係は以下のように示される。

$$\begin{cases} L_1 = L_{1k1} + 2L_{m1} \\ L_2 = L_{1k2} + (N_2/N_1)^2 \cdot L_{m1} + M_2 & \dots \\ M_1 = (N_2/N_1) \cdot L_{m1} \end{cases}$$
(6.4)

次に、インダクタリプル電流の理論解析結果と導出した等価回路モデルの妥当 性の2点を確認するため、実機による実証評価をする。表 6.2 と表 6.3 にはそれぞ れ評価回路定数と試作した統合巻線結合インダクタの仕様を示す。実証評価の条件 としては出力電圧 V。を 200V で固定した状態とし、入力電圧 Viを 20V-180V まで変 化させ、インダクタ電流リプル ILpp とデューティ比 dの関わりを調査する。また、イ ンダクタは磁性体コアの磁化飽和が発生しないように大きいサイズのコアを選択 し、直流電流重畳時でもインダクタンスに比較的変動が少ないフェライトで実施 する。図 6.4 に理論解析、等価回路を用いたシミュレーション結果、実機での測定 結果を合わせて示す。この図から、理論解析、等価回路を用いたシミュレーション 結果は実機による実測値と非常によく近接しており、インダクタ電流リプルの特 性解析結果と等価回路の妥当性を確認した。

| Input voltage       | $V_{ m i}$ | 20V-180V |
|---------------------|------------|----------|
| Output voltage      | $V_{ m o}$ | 200V     |
| Duty ratio          | d          | 0.1-0.9  |
| Switching frequency | $f_{s}$    | 50kHz    |

表 6.2 評価回路の仕様

| Self-inductance (center winding)      | $L_1$           | 12.7µH  |
|---------------------------------------|-----------------|---------|
| Calf in ducton and (outer min din ca) | $L_2$ (phase 1) | 462µH   |
| Self-inductances (outer windings)     | $L_2$ (phase 2) | 461.5µH |
| Madaal in last search                 | $M_1$ (phase1)  | 5.85µH  |
| Mutual inductances                    | $M_1$ (phase2)  | 5.85µH  |
| Mutual inductance                     | $M_2$           | 437µH   |
| Ratio of windings                     | $N_1:N_2$       | 13:13   |

表 6.3 統合巻線結合インダクタの仕様



図 6.4 インダクタ電流リプル *I*<sub>Lpp</sub> に関する理論値, 等価回路を用いた シミュレーション値と実機による実測値の比較



## 6.4. 磁気的特性解析

コアの磁東密度を所望の磁東密度へ設計するため磁気回路モデルを使用してコ ア内磁東の振る舞いについて解析する。図 6.5 に統合巻線結合インダクタの磁気回 路モデルを示す。この磁気回路モデルでは、*Rmo* は三脚コアの外側脚の磁気抵抗、 *Rmc* は中央脚の磁気抵抗、 *φ*.1、 *φ*.2 は各相の磁束であり、 *φ*. は中央脚の磁束としている。 また、本磁気回路モデルでは、各巻線からコア外部への漏れ磁束については解析簡 略化のため無視する。従って、図 6.3 の統合巻線結合インダクタの等価回路におけ る *L*<sub>1k1</sub>, *L*<sub>1k2</sub> は無いものとして近似して解析をする。

### 6.4.1. 直流磁束

まず, 直流磁束について解析する。直流成分の解析のため, 磁気回路モデル内 における外側巻線  $N_2$ のインダクタ平均電流  $I_{Lave}$ とし, 外側脚直流磁束  $\phi_{o1}$ ,  $\phi_{o2}$ , 中 央脚直流磁束を  $\phi_c$ とする。また, 各相のインダクタ電流は等しいものとして  $I_{L1}=I_{L2}=I_{Lave}$ とし, 入力電流  $i_{in}$ は  $2I_{Lave}$ となるので磁気回路モデルでキルヒホッフの 法則を用いると次式の関係を得ることができる。

$$\begin{cases} N_2 I_{\text{Lave}} + N_1 \cdot 2I_{\text{Lave}} = \Phi_{\text{ol}} \cdot R_{\text{mo}} + \Phi_{\text{c}} \cdot R_{\text{mc}} \\ N_2 I_{\text{Lave}} + N_1 \cdot 2I_{\text{Lave}} = \Phi_{\text{o2}} \cdot R_{\text{mo}} + \Phi_{\text{c}} \cdot R_{\text{mc}} \\ \Phi_{\text{c}} = \Phi_{\text{o1}} + \Phi_{\text{o2}} \end{cases}$$
(6.5)

ゆえに, (6.5)式から各相の外側脚直流磁束  $\Phi_{o1}$ ,  $\Phi_{o2}$ は互いに等しくなり, 外側脚の 直流磁束は次式で表現される。

$$\Phi_{o1} = \Phi_{o2} = \Phi_{o} = \frac{I_{Lave} \cdot (2N_1 + N_2)}{R_{mo} + 2R_{mo}}.$$
(6.6)

同様に,中央脚の直流磁束 Φ。は外側脚の直流磁束が足し合わされる形になるので, 次式で示される。

## 6.4.2. 交流磁束と比較

次に,磁束の交流成分について解析をする。図 6.6 (a)にコア内の磁束の向きと巻 線端子間電圧の向きの定義を示す。このモデルより,ファラデーの法則を適用する と次式の関係を得ることができる。

$$\begin{cases} v_{L1} = N_1 \frac{d\phi_c}{dt} + N_2 \frac{d\phi_{o1}}{dt} \\ v_{L2} = N_1 \frac{d\phi_c}{dt} + N_2 \frac{d\phi_{o2}}{dt} \\ \frac{d\phi_c}{dt} = \frac{d\phi_{o1}}{dt} + \frac{d\phi_{o2}}{dt} \end{cases}$$
(6.8)

この(6.8)式を用いて、電気的解析と同様に各動作モード(第3章図3.2で定義)にお ける巻線印加電圧を代入して整理すると¢o1, ¢o2と¢は、各相同じで外側巻線 N2と 中央巻線 N1を通過する共通磁束成分¢om と外側巻線 N2間のみを循環する磁束¢vh





(a) 磁束波形の模式図と磁束の向き (b) 各磁束成分を分離した際の模式図 図 6.6 統合巻線結合インダクタのコア内磁束



にそれぞれ分離することができる。その模式図を図 6.6 (b)に示す。この図を用いて 図 6.6(a)と対応させて考えると磁束成分を分離させた際には、1 相目の外側磁束 6.1 は共通磁束成分と還流磁束成分の和で示すことができ、2 相目の外側磁束 6.2 はそれ らの差で示される。また、中央脚に関しては 2 倍の共通磁束成分 6 com で示すことが でき、次式でそれらの関係をまとめることができる。

$$\begin{cases} \frac{d\phi_{o1}}{dt} = \frac{d\phi_{com}}{dt} + \frac{d\phi_{wh}}{dt} \\ \frac{d\phi_{o2}}{dt} = \frac{d\phi_{com}}{dt} - \frac{d\phi_{wh}}{dt} & \dots \\ \frac{d\phi_{c}}{dt} = 2 \cdot \frac{d\phi_{com}}{dt} \end{cases}$$
(6.9)

また, 共通磁束 pcom と還流磁束 pwh は次式で示される。

$$\begin{cases} \frac{d\phi_{\text{com}}}{dt} = \frac{1}{2N_1 + N_2} \cdot \left( V_i - (sl_1 + sl_2)\frac{V_o}{2} \right) \\ \frac{d\phi_{\text{wh}}}{dt} = \frac{1}{N_2} \cdot (sl_2 - sl_1) \cdot \frac{V_o}{2} \end{cases}$$
(6.10)

なお、(6.10)式中の  $sl_1$ 、 $sl_2$ は  $S_1$ 、 $S_2$ のスイッチング状態を示す論理関数(第3章の(3.8) 式で定義)である。この式から、共通磁束成分の磁束の変化に対しては  $2N_1+N_2$ の巻 線数が磁束の傾きが関わり、循環磁束成分に関しては  $N_2$ の巻線数が寄与すること が分かる。

ここで、電気的解析と同様に各巻線方式でそれぞれの磁束の傾きに関わりを持 つ巻線について比較する。比較する対象としては、図 6.7 (a)に示す密結合インダク タ方式と(b)に示す疎結合インダクタ方式と比較する。ここでは、密結合インダクタ

|      | Windings related to $d\phi_{\rm com}/dt$ | Windings related to $d\phi_{\rm wh}/dt$ |
|------|------------------------------------------|-----------------------------------------|
| IWCI | $2N_1+N_2$                               | $N_2$                                   |
| CCI  | $2N_1$                                   | $N_2$                                   |
| LCI  | $N_2$                                    | $N_2$                                   |

表 6.4 各磁束成分 \$\phi\_com, \$\phi\_wh に関わりを持つ巻線巻数

方式の非結合インダクタの巻線巻数を N<sub>1</sub>,密結合インダクタの各相の巻線数を N<sub>2</sub> とし,疎結合インダクタ方式に関しては外側脚に巻かれる巻線数を N<sub>2</sub>と定義する。 この定義に基づいて,同様に解析をすると共通磁束と循環磁束の傾きに関わりを 持つ巻線は表 6.4 のようにまとめることができる。この表から,巻線 N<sub>2</sub> は各巻線方 式共に循環磁束成分の変化 dφwh/dt に寄与する持つ巻線であることが分かる。従っ て,巻線 N<sub>2</sub> の増加はトランス部分での交番磁界の大きさを低減することができる ため,逆結合のトランス部分における鉄損低減に寄与する巻線であることが分か る。一方,統合巻線結合インダクタおよび密結合インダクタの巻線 N<sub>1</sub> は共通磁束 成分の変化 dφom/dt に関わりを持つ。以上のことから,統合巻線結合インダクタは 単一の磁性体コア内にN<sub>1</sub>, N<sub>2</sub>を2つの巻線を用いることで効果的に共通磁束成分の 磁束変化を抑制することが可能と考えられる。

また,図 6.8 には磁束直流成分を示す(6.6)-(6.7)式,磁束交流成分を示す (6.9)-(6.10)式を用いて各磁束成分 𝑘 om, 𝑘 と各脚部での磁束 𝑘 l, 𝑘 2, 𝑘 の磁束波形を 示す。この図より,共通磁束成分 𝑘 cm に関しては各相の動作モードが変化するたび に磁束の波形が変化する形態であり,還流磁束成分 𝑘 に関しては,各相のスイッ チング状態が異なる状態(例えば, S1=ON, S2=OFF など)で変化する波形になる。

次に,この図 6.8 から各脚部での交流磁束の振幅値を解析する。ここでは,各相の外側脚の交流磁束振幅値は左右対称構造を想定して 1 相分のみ解析をするものとする。まず,磁束波形の模式図より外側脚の交流磁束の振幅値は d≤0.5 と d>0.5 のデューティ比領域で動作モードが異なることから交流磁束の振幅値が最大値と



図 6.8 磁束波形の模式図

なる動作モードが異なる。*d*≤0.5 の範囲における1相目外側脚交流磁束 φ<sub>1</sub>の振幅最 大値 Φ<sub>opp</sub>は共通磁束成分 φ<sub>com</sub> と循環磁束成分 φ<sub>wh</sub>の変化が共に足し合わさるモード 1の変化値と等しい。同様に, *d*≥0.5 の範囲における交流磁束振幅最大値はモード 2 示される。従って, (6.9)-(6.10)式に上述したスイッチング状態と当該動作モードの 微小時間(第3章図 3.2 に示す)を代入すると,以下のように求めることができる。

$$\Phi_{\rm opp} = \begin{cases}
\frac{N_2 \cdot V_{\rm i} + N_1 \cdot V_{\rm o}}{N_2 \cdot (2 \cdot N_1 + N_2)} \cdot d \cdot T_{\rm s} & (d \le 0.5) \\
\frac{(N_1 + N_2) \cdot V_{\rm o} - N_2 \cdot V_{\rm i}}{N_2 \cdot (2 \cdot N_1 + N_2)} \cdot (1 - d) \cdot T_{\rm s} & (d > 0.5)
\end{cases}$$
(6.11)

また,中央脚交流磁束の振幅値は *d*≤0.5 ではモード 1, *d*>0.5 ではモード 2 で示されるので,同様にして求めると以下のように示される。

$$\Phi_{\rm cpp} = \begin{cases}
\frac{2V_{\rm i} - V_{\rm o}}{2 \cdot N_{\rm 1} + N_{\rm 2}} \cdot d \cdot T_{\rm s} & (d \ge 0.5) \\
\frac{V_{\rm o} - 2V_{\rm i}}{2 \cdot N_{\rm 1} + N_{\rm 2}} \cdot (1 - d) \cdot T_{\rm s} & (d < 0.5)
\end{cases}$$
.....(6.12)

これら(6.11)-(6.12)式より磁束交流成分の振幅値を求めることが可能となる。

#### 6.4.3. 最大磁束

次に,適用する磁性体コアの磁化飽和抑制のために磁束最大について解析する。 図 6.8 に示すようコア内磁束の最大値は,(6.6)-(6.7)式で示される直流磁束と (6.11)-(6.12)式で示される交流磁束の半値の和で示されるため,外側脚最大磁束  $\Phi_{op}$ と中央脚最大磁束  $\Phi_{cp}$ は次式のように示される。

$$\begin{split} \varPhi_{\rm op} &= \begin{cases} \frac{I_{\rm Lave} \cdot N_2 \cdot (1+2\beta)}{R_{\rm mo} + 2R_{\rm mc}} + \frac{1}{2} \cdot \frac{V_{\rm i}}{N_2 \cdot (1+2\beta)} \cdot \left(1 + \frac{\beta}{1-d}\right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\ \frac{I_{\rm Lave} \cdot N_2 \cdot (1+2\beta)}{R_{\rm mo} + 2R_{\rm mc}} + \frac{1}{2} \cdot \frac{V_{\rm i}}{N_2 \cdot (1+2\beta)} \cdot \left(1 + \frac{\beta}{d}\right) \cdot d \cdot T_{\rm s} & (d > 0.5) \end{cases} .....(6.13) \\ \varPhi_{\rm cp} &= \begin{cases} \frac{2I_{\rm Lave} \cdot N_2 \cdot (1+2\beta)}{R_{\rm mo} + 2R_{\rm mc}} + \frac{1}{2} \cdot \frac{V_{\rm i}}{N_2 \cdot (1+2\beta)} \cdot \left(\frac{1-2d}{1-d}\right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\ \frac{2I_{\rm Lave} \cdot N_2 \cdot (1+2\beta)}{R_{\rm mo} + 2R_{\rm mc}} + \frac{1}{2} \cdot \frac{V_{\rm i}}{N_2 \cdot (1+2\beta)} \cdot \left(\frac{2d-1}{d}\right) \cdot d \cdot T_{\rm s} & (d > 0.5) \end{cases} ....(6.14) \end{split}$$

ここで, β は外側巻線と中央巻線の巻数比 β(=N<sub>1</sub>/N<sub>2</sub>)である。また,式展開の際に V<sub>0</sub>は昇圧チョッパ回路の入出力の関係式 V<sub>0</sub>=V<sub>i</sub>/(1-*d*)より変換している。これらの式 から各脚の最大磁束を求めることができる。

### **6.5. 最大磁束の比較**

統合巻線結合インダクタは外側脚と中央脚にそれぞれの磁束最大値が存在する ので、磁性体コアの磁化飽和をさけるためは、どちらの脚部で磁束密度が高くなる 可能性を持つか調査をする必要性がある。また、従来の疎結合インダクタの場合と は異なり、統合巻線結合インダクタは中央巻線 N<sub>1</sub>と外側巻線 N<sub>2</sub>の双方が最大磁束 に関わりを持つので、巻数比βを変更させた場合の中央脚と外側脚の磁束最大値の 比を計算することで、磁束密度が最も高くなる脚を調査する。また、調査方法とし ては、第4章、第5章と同様にインダクタ電流リプル率 *L*<sub>pp</sub>/*L*<sub>ave</sub>を規定した状態に おいて比較する。

図 6.9 に外側脚と中央脚の磁束最大値の比を計算した比較結果を示す。なお、この図の導出方法は本章最後の付録で示す。比較条件は *ILpp/ILave=0.5*,外側脚と中央



図 6.9 コア内磁束の最大値の比較( $\Phi_{cp}/\Phi_{op}$ )

脚の磁気抵抗の比 $\alpha$ (= $R_{mc}/R_{mo}$ )を10と固定した状態に加えて, $\beta$ を0,0.5,1,2まで変化させたものである。すなわち, $\beta$ が増加するにつれて中央巻線の増加を意味し、  $\beta$ =0は従来の疎結合インダクタを意味する。この図から、統合巻線結合インダクタ は疎結合インダクタ方式( $\beta$ =0)と同様に中央脚の最大磁束は外側脚最大磁束の2倍以下となることが分かる。適用する三脚コアの断面積の関係が中央脚の断面積 $A_c$ に対して外側脚の断面積 $A_o$ が半分だった場合、磁束密度が最も高くなるのは外側 脚であることが分かる。また、デューティ比が0.1-0.4,0.6-0.9付近においては巻数 比を大きくしていくにつれて、中央脚最大磁束 $\phi_{cp}$ は外側脚最大磁束 $\phi_{op}$ に近づいていく傾向となることも確認される。

#### 6.6. 設計条件と設計

### 6.6.1. 設計条件

次に、これまでの解析結果に基づき統合巻線結合インダクタの設計方法について述べる。評価回路定数を表 6.5 に示す。また、設計する磁性体コアは TDK 社製の 汎用フェライトコア PC40EC70 を用いることを想定し、その仕様を表 6.6 に示す。 まず、統合巻線結合インダクタの設計考慮事項は以下の 3 点とする。

| Input voltage                    | Vi           | 50V   |
|----------------------------------|--------------|-------|
| Output voltage                   | $V_{ m o}$   | 200V  |
| Output power                     | Po           | 1000W |
| Duty ratio                       | d            | 0.75  |
| Switching frequency              | $f_{ m s}$   | 50kHz |
| Ratio of inductor ripple current | ILpp/ILave   | 0.4   |
| Inductor average current         | ILave        | 10A   |
| Inductor ripple current          | $I_{ m Lpp}$ | 4A    |

表 6.5 評価回路定数

表 6.6 使用する磁性体コアの仕様

| Magnetic core                        | PC40EC70 (TDK)   |                    |
|--------------------------------------|------------------|--------------------|
| Relative permeability                | $\mu_{ m r}$     | 2300               |
| Sectional area of outer leg          | $A_{ m o}$       | 184mm <sup>2</sup> |
| Sectional area of center leg         | Ac               | 211mm <sup>2</sup> |
| Measured minimum magnetic reluctance | R <sub>mo</sub>  | 0.217A/µWb         |
| Ratio of winding turns               | β                | 1                  |
| Designed maximum flux density        | B <sub>max</sub> | 250mT              |

<中央巻線と外側巻線の巻数比 β> まず,外側巻線と中央巻線の巻数比 β の決定 である。まず,βを大きく場合(N<sub>1</sub>を増やし N<sub>2</sub>を少なくする場合)では表 6.4 の関係 より,共通磁束成分φwhの変化は小さくなるものの循環磁束φwhの磁束の変化が大き くなるので統合巻線結合インダクタの外側脚での鉄損が増大する可能性を含む。反 対にβ を小さくする場合では外側脚のトランスを担う部分の鉄損低減には効果的 であるものの,共通磁束成分の磁路での鉄損が増大することが考えられる。従っ て,この巻数比βによって主に鉄損のバランスが変わってくる。本設計では暫定的 に外側巻線と中央巻線の巻数比βは1として設計する。

<u>
 <
 <ul>

 </l</u>

<u><インダクタ電流リプル></u>本評価では最大負荷の 1kW から 40%まで負荷が変動 した状態においても電流連続モードで駆動できるように *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>=0.4 として設計す る。また、インダクタ電流リプルは磁気回路モデルを用いて解析を実施すると次式 の関係で導出される。

$$I_{\text{Lpp}} = \begin{cases} R_{\text{mo}} \cdot \left(1 + \alpha \cdot \frac{1 - 2d}{1 - d} + \frac{2\beta \cdot (\beta + 1)}{1 - d}\right) \cdot \frac{V_{\text{i}}}{(1 + 2\beta)^2 \cdot N_2^2} \cdot d \cdot T_{\text{s}} & (d \le 0.5) \\ R_{\text{mo}} \cdot \left(1 + \alpha \cdot \frac{2d - 1}{d} + \frac{2\beta \cdot (\beta + 1)}{d}\right) \cdot \frac{V_{\text{i}}}{(1 + 2\beta)^2 \cdot N_2^2} \cdot d \cdot T_{\text{s}} & (d > 0.5) \end{cases}$$

$$(6.15)$$

この(6.15)式を用いれば、インダクタンスの表現ではなく、磁気抵抗や巻線巻数 からインダクタ電流リプル値を算出することができる。

<u><エアギャップの位置></u> エアギャップの位置は、中央脚のみに設けて作成する。 この理由としては第3章の解析からでも明らかなように、外側巻線間では逆結合と なっているのでエアギャップは設けなくても直流磁束が打ち消されることが挙げ られる。また外側脚にエアギャップを設けないことで、相互インダクタンス M<sub>2</sub>を 高くすることができるので、循環電流のリプル振幅値を効果的に抑制することが できる。外側脚にはエアギャップは設けない場合では R<sub>mo</sub>=0.217A/µWb となり、中 央脚のみにエアギャップを設けて作成する。

### 6.6.2 設計

上記を考慮して具体的に統合巻線結合インダクタを設計する。設計は以下の3

つのステップを介して設計する。

<<u><外側巻線の巻数 N<sub>2</sub>の設計></u>巻数比 $\beta$ は1として設計することは決定しているので、外側巻線巻数 N<sub>2</sub>が決定すれば中央巻線の巻数 N<sub>1</sub>も従属的に決定される。この外側巻線の巻数 N<sub>2</sub>の決定は磁束密度を 250mT,各相のインダクタ電流リプルの 4A の仕様を満足させなければならないので、これらの関係を示す理論式を連立させて設計する。

ここで、(6.15)式のd>0.5の条件の $R_{mc}$ を(6.13)式に代入して、 $\Phi_{op} \leq \Phi_{max}$ を考えれば、 以下に示す巻線 $N_2$ に関する三次不等式を得ることができる。

$$2 \cdot \left\{ \frac{I_{\text{Lpp}} \cdot \Phi_{\text{max}}}{V_{\text{i}} \cdot d \cdot T_{\text{s}}} \cdot \frac{d}{2 \cdot d - 1} \right\} \cdot (1 + 2\beta)^{3} \cdot N_{2}^{3}$$

$$- \left\{ I_{\text{Lave}} + I_{\text{Lpp}} \cdot \left(1 + \frac{\beta}{d}\right) \cdot \frac{d}{2 \cdot d - 1} \right\} \cdot (1 + 2\beta)^{2} \cdot N_{2}^{2}$$

$$- \left\{ 1 - \left(1 + \frac{2\beta \cdot (\beta + 1)}{d}\right) \cdot \frac{2d}{2 \cdot d - 1} \right\} \cdot \Phi_{\text{max}} \cdot R_{\text{mo}} \cdot (1 + 2\beta) \cdot N_{2}$$

$$+ \left\{ \left(1 + \frac{2\beta (\beta + 1)}{d}\right) \cdot \frac{d}{2 \cdot d - 1} - \frac{1}{2} \right\} \cdot \left(1 + \frac{\beta}{d}\right) \cdot R_{\text{mo}} \cdot V_{\text{i}} \cdot d \cdot T_{\text{s}} \ge 0$$

この(6.16)式に対して,表 6.5 と表 6.6 の仕様を代入すれば,下記に示す巻数 N<sub>2</sub> に関する解の範囲が与えられる。

<中央脚の磁気抵抗の設計> 次に、中央脚の磁気抵抗値を設計する。この中央脚の磁気抵抗 Rmcの決定は、インダクタ電流リプル値を4Aとする範囲で決定される。 デューティ比 d≥0.5の範囲のインダクタ電流リプルの(6.15)式から Rmc について解く ことで、具体的な磁気抵抗値を算出する。

| Magnetizing inductance | $L_{m1}$ | 8.5µH |
|------------------------|----------|-------|
| Mutual inductance      | $M_2$    | 329µН |
|                        |          |       |

表 6.7 統合巻線結合インダクタの設計値



図 6.10 設計値によるシミュレーション動作結果(1kW 時)

これより仕様をそれぞれ代入すると、Rmcは8.32A/µWbとして決定される。

<インダクタンス理論値の算出> 巻線巻数 N1, N2 および磁気抵抗 Rmo, Rmc の具体的な値がすべて設計されたので、インダクタンスの設計値を算出する。図 6.5 より中央巻線 N1 から見た外側巻線 N2 に対する励磁インダクタンス Lm1 と外側巻線間の相互インダクタンス M2 は次式で示される。

$$\begin{cases} L_{m1} = N_1^2 \cdot \frac{1}{R_{mo} + 2 \cdot R_{mc}} \\ M_2 = N_2^2 \cdot \frac{R_{mc}}{R_{mo}^2 + 2 \cdot R_{mo} \cdot R_{mc}} \end{cases}$$
(6.19)

従って、この(6.19)式を用いると表 6.7 に示す設計値が算出される。また、評価回路 定数と等価回路モデルに設計値代入して、回路シミュレーションを実施すると図 6.10 に示す動作波形を得ることができる。この図から各相のインダクタリプル電流 は設計通りの 4A 程度なっていることが確認でき、算出した設計値の妥当性を確認 できる。

| Exterior view of prototype    | Outer windings<br>$\phi$ :0.01 × 80<br>3 parallel windings 6 parallel windi<br>Center winding<br>6 parallel windi | ng<br>ngs |
|-------------------------------|-------------------------------------------------------------------------------------------------------------------|-----------|
|                               | Measured values                                                                                                   |           |
| Magnetizing inductances       | $L_{m1_p1}$<br>(Between $N_1$ and $N_{2_phase1}$ )                                                                | 6.7µH     |
|                               | $L_{m1_p2}$<br>(Between $N_1$ and $N_{2_phase2}$ )                                                                | 6.9µH     |
| Mutual inductance             | $M_2$<br>(Between $N_{2\_phase1}$ and $N_{2\_phase2}$ )                                                           | 311µH     |
|                               | $L_{lk1}$ (center winding of phase 1)                                                                             | 0.53µH    |
| Parasitic leakage inductances | $\frac{L_{lk2\_phase1}}{(outer winding of phase 1)}$                                                              | 16.1µH    |
|                               | $\frac{L_{lk2\_phase2}}{(outer winding of phase 2)}$                                                              | 16.4µH    |

表 6.8 試作した統合巻線結合インダクタの仕様

## 6.7. 実証評価

表 6.7 に示すインダクタンスを目標値として実際に試作機を作製する。表 6.8 に 統合巻線結合インダクタの中央脚に 4.5mm のエアギャップを挿入して試作した各 インダクタンスの測定値と試作機の外観を示す。実測した相互インダクタンス M<sub>2</sub> に関しては設計値とおおむね一致しているが,各巻線で寄生の漏れインダクタン スが微小に存在していることが設計値と実測値の異なる点である。これは巻線外部 への漏れ磁束であり,そのため各相の励磁インダクタンス Lml-pl, Lml-p2 を設計値よ り微小に下げて試作していることを記載しておく。なお,この外側巻線の外に漏れ る磁束の効果的な低減方法については今後の課題である。 第6章 巻線構造の改良による結合インダクタの性能向上



巻線に関しては、エアギャップ部の中央脚に巻線を巻く構成になるため、高周波の渦電流損失低減のためリッツ線を用いて作成しており、電流密度は 5A/mm<sup>2</sup>としている。なお、試作機の 2 相マルチフェーズ昇圧チョッパ回路の半導体デバイスには SiCMOSFET (型番: STW48NM60N)と SiC ショットキーバリアダイオード(型番: C3D20060D)をそれぞれ各相に用いている。図 6.11 に 1kW で駆動させた実験波形を示す。この図から、インダクタ電流リプルは 4.03A 程度となっており、設計値 4A とほとんど一致していることを確認し、測定されたインダクタ電流は線形的に電流が変化しており、磁気飽和特有のひずんだ波形ではないことが確認される。これらの事から設計方法の妥当性を確認した。また、図 6.12 には効率測定結果を参考程度に示すが 1kW 時においては 95.85%、400W 時においては 97.12%の変換効率を実現した。
### 6.8. 統合巻線結合インダクタの推定小型軽量化効果

### 6.8.1 評価仕様

設計方法の妥当性が確認されたので,理論的なアプローチから統合巻線結合イ ンダクタ導入による磁性体コアの小型軽量化効果について推定する。また,小型軽 量化の効果を議論するに当たり,比較する対象として従来の非結合インダクタと 疎結合インダクタで比較する。また,汎用のコアを想定する場合では断面積や磁路 長に関してサイズが容易に変更できないため,ここでは仮想的な磁性体コアの窓 面積や断面積を設計し評価する。また,評価に当たっては,以下の点を考慮してい る。

<評価回路定数> 評価回路定数としては車載用モータ駆動用電力変換システム内の昇圧チョッパ回路を想定する。評価する回路定数は表 6.9 に示し,最大負荷を 30kW として評価する。スイッチング周波数は SiC-MOSFET を使用することを想定 して 30kHz とする。

<<u><インダクタコアと巻線の仕様></u> インダクタコアの仕様は表 6.10 に示す通り JFE 社製の JNEX コアを使用することを想定して、最大磁束密度  $B_{max}$ は 1T を想定する。 巻線の被膜や絶縁距離を考慮した窓面積に対する巻線占有面積の割合  $k_w$ は 0.8 程 度する。また、インダクタ巻線の電流密度  $J_w$ については最大負荷時間は数秒程度な ので 20A/mm<sup>2</sup> としている評価する<sup>(49)</sup>。

## 6.8.2 仮想的な統合巻線結合インダクタコアサイズの設計

次に,磁性体コアの設計について述べる。想定する磁性体コア形状は各脚部にお ける断面積,窓面積については正方形とし,統合巻線結合インダクタと疎結合イン ダクタに関しては図 6.13 (a),従来の非結合インダクタに関しては図 6.13 (b)の形状 とする。ここでは,統合巻線結合インダクタのコアサイズの決定する手順のみ記載 する。

統合巻線結合インダクタの外側脚断面積を Ao, 中央脚断面積を Ac, 窓面積を Aw

| Input voltage                         | $V_{ m i}$         | 150V                   |  |
|---------------------------------------|--------------------|------------------------|--|
| Output voltage                        | $V_{ m o}$         | 600 V                  |  |
| Duty ratio                            | d                  | 0.75                   |  |
| Switching frequency                   | $f_{ m s}$         | 30kHz                  |  |
| inductor average current              | ILave              | 100A                   |  |
| Ratio of inductor current ripple      | ILpp/ILave         | 0.2                    |  |
| Inductor ripple current               | $I_{ m Lpp}$       | 20A                    |  |
| Output power                          | $P_{ m o}$         | 30kW                   |  |
| 表 6.10 インダクタコアと巻線の仕様                  |                    |                        |  |
| Magnetic core                         | JN                 | EXcore (JFE)           |  |
| Relative permeability                 | $\mu$ r            | 23000                  |  |
| Designed maximum flux density (all le | egs) $B_{\rm max}$ | 1T                     |  |
| Bulk density of the magnetic material | db                 | 7.49 g/cm <sup>3</sup> |  |

表 6.9 評価回路仕様

とすると、外側脚磁気抵抗 Rmo と中央脚磁気抵抗 Rmc は次式より求めることができる。

$$\begin{cases} R_{\rm mo} \cong \frac{3 \cdot \sqrt{A_{\rm w}} + 3 \cdot \sqrt{A_{\rm o}}}{\mu_{\rm o} \cdot \mu_{\rm r} \cdot A_{\rm o}} \\ R_{\rm mc} = \frac{\sqrt{A_{\rm w}} + \sqrt{A_{\rm o}} - l_{\rm g}}{\mu_{\rm o} \cdot \mu_{\rm r} \cdot A_{\rm c}} + \frac{l_{\rm g}}{\mu_{\rm o} \cdot A_{\rm c}} \end{cases}$$
(6.20)

0.8

 $20A/mm^2$ 

kw

 $J_{\mathrm{W}}$ 

従って、中央脚におけるエアギャップ長 lg は次式より算出される。

Winding current density(at maximum load)

Space factor

$$l_{\rm g} = \frac{\sqrt{A_{\rm o}} + \sqrt{A_{\rm w}} - A_{\rm c} \cdot R_{\rm mc} \cdot \mu_0 \cdot \mu_{\rm r}}{1 - \mu_{\rm r}}$$
(6.21)



統合巻線結合インダクタにおいては、中央巻線 N<sub>1</sub>と外側巻線 N<sub>2</sub>に対する窓面積が それぞれ必要になり A<sub>w</sub> は次式より算出する。

$$A_{\rm w} = \frac{\left(2N_1 + N_2\right) \cdot I_{\rm Lave}}{k_{\rm w} \cdot J_{\rm w}} \dots \tag{6.22}$$

次にコアの断面積を決定する。窓面積を示す(6.22)式を(6.20)式の R<sub>mo</sub> に代入し, この R<sub>mo</sub>を(6.16)式に代入すると A<sub>o</sub>に関する 4 次不等式を得る。この式に任意の外 側脚巻線 N<sub>2</sub> および巻数比 β を代入すれば,磁束密度およびインダクタ電流リプル を規定した状態における外側脚断面積 A<sub>o</sub>を導出することができる。また,外側脚と 等しい磁束密度にするため中央脚の断面積 A<sub>c</sub> は次式より求めることができる。

また,図 6.13 (a)に示す中央脚の幅 W。に関しては次式で決定される。

$$W_{\rm c} = \frac{A_{\rm c}}{\sqrt{A_{\rm o}}} \tag{6.24}$$

従って, 統合巻線結合インダクタに関しては次式でコア体積と重量は計算するこ とができる。

$$\begin{cases} Vol_{core} = 2 \cdot A_o \left( 3\sqrt{A_w} + 2\sqrt{A_o} \right) + A_c \left( 2\sqrt{A_o} + \sqrt{A_w} - l_g \right) \\ Wt_{core} = db \cdot Vol_{core} \end{cases}$$
(6.25)

このような手順で、インダクタコアのサイズを設計することができる。

## 6.8.3. インダクタコアサイズ比較

図 6.14 に最大磁東密度  $B_{max}=1T$ , インダクタ電流リプル  $I_{Lpp}=20A$  の条件における 非結合インダクタ方式, 疎結合インダクタ方式, 統合巻線結合インダクタ方式のコ アサイズを比較した結果を示す。また,表 6.11 には重量や体積を比較した結果を示 す。比較条件としては, 非結合インダクタの巻線数, 疎結合インダクタの巻線数を 各相それぞれ 10turn として, 統合巻線結合インダクタの巻線数は  $N_1$  を 5turn, 各相 の  $N_2$  を 5turn とした場合の比較結果である。

この結果から,統合巻線結合インダクタは従来の非結合インダクタ方式や疎結 合インダクタ方式と重量と体積共に比較して削減できており,小型軽量化が実現 できていることが分かる。従来の疎結合インダクタ方式と比較すると,約20%小型 軽量化を実現できている。この主な理由として,デューティ比が大きい場合には (6.10)式から分かるように入力電圧と出力電圧の差が大きいときには共通磁束成分 変化 *d*¢com/*dt* が大きくなるが,追加の中央巻線の追加により,共通磁束成分を効果 的に抑制できた結果と考えられ,直流磁束に関してはエアギャップを大きく設け ることでコア内磁束を低減でき,磁束密度を規定した条件では小型軽量化が達成 できたと考えられる。しかしながら,鉄損を含む発熱の面や総合的な鉄損・銅損の 損失比較の必要性もあり,これは今後の課題である。



|                         |                    | Non-coupled inductors                              | Loosely coupled inductor(LCI)                            | Integrated<br>winding coupled<br>inductor(IWCI)         |
|-------------------------|--------------------|----------------------------------------------------|----------------------------------------------------------|---------------------------------------------------------|
| Window area             | $A_{ m w}$         | 63mm <sup>2</sup>                                  | 63mm <sup>2</sup>                                        | 94mm <sup>2</sup>                                       |
| Number of winding tunes | Ν                  | 10(each phase)                                     | 10 turns<br>(each phase)                                 | Center:5turns<br>Outer: 5turns<br>(each phase)          |
| Sectional area          | $A_{\rm core}$     | 2062mm <sup>2</sup>                                | Center: 1382mm <sup>2</sup><br>Outer: 816mm <sup>2</sup> | Center: 939mm <sup>2</sup><br>Outer: 720mm <sup>2</sup> |
| Volume                  | Vcore              | Phase1: 0.437<br>litter<br>Phase2: 0.437<br>litter | 0.220 litter                                             | 0.177 litter                                            |
| Weight                  | Wt <sub>core</sub> | Phase1: 3.272kg<br>Phase2: 3.272kg                 | 1.647kg                                                  | 1.325kg                                                 |
| Air gap length          | $l_{ m g}$         | 1.37mm                                             | 1.37mm<br>(center leg only)                              | 2.06mm<br>(center leg only)                             |

表 6.11 インダクタコアサイズの比較

第6章 巻線構造の改良による結合インダクタの性能向上

#### 6.9. 結言

本章では、巻線構造の改良から結合インダクタの性能向上を目的に統合巻線結 合インダクタ適用を検討し、詳細な評価を実施した。本章の内容を以下に示す。

- (1) 統合巻線結合インダクタの中で、中央巻線は共通磁束に関わりを持つ要素であることを示し、形成される相互インダクタンスは共通電流成分の脈動低減に効果的であることを示した。
- (2) 詳細な動作解析を実施し、コア内磁束の振る舞いや電流の振る舞いについて 磁気回路モデルから解析を行った。
- (3) 磁東密度とインダクタリプル電流を規定した際の統合巻線結合インダクタ の設計方法を明らかにし、実験からその妥当性について確認した。
- (4) 仮想的なコアを用いてインダクタコアのサイズ設計方法を明らかにした。また,磁束密度とインダクタ電流リプルを規定した条件では疎結合インダクタ 方式と比較してインダクタコアサイズを低減できる場合が存在することを 明らかにした。まだ評価した条件においては,従来の疎結合インダクタ方式 と比較して 20%の体格低減効果を得た。

以上より、統合巻線結合インダクタの利点について明確化した。

#### 補足

図 6.9 の導出方法について記載する。(6.13)-(6.15)式の *R*<sub>mc</sub> を α(=*R*<sub>mc</sub>/*R*<sub>mo</sub>)で表現し, (6.15)式を *R*<sub>mo</sub> について解き, デューティ比に対応させる形で(6.13)-(6.14)式に代入 すれば, インダクタ電流リプル率 *I*<sub>Lpp</sub>/*I*<sub>Lave</sub>を規定する状態における外側脚と中央脚 の磁束最大値は次式で求めることができ, 図 6.9 を得ることができる。

$$\Phi_{\rm op} = \begin{cases}
\frac{V_{\rm i}}{\left(1+2\beta\right) \cdot N_2} \left( \frac{1+\alpha \cdot \frac{1-2d}{1-d} + \frac{2\beta(\beta+1)}{1-d}}{1+2\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \left(1+\frac{\beta}{1-d}\right) \right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\
\frac{V_{\rm i}}{\left(1+2\beta\right) \cdot N_2} \left( \frac{1+\alpha \cdot \frac{2d-1}{d} + \frac{2\beta(\beta+1)}{d}}{1+2\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \left(1+\frac{\beta}{d}\right) \right) \cdot d \cdot T_{\rm s} & (d > 0.5)
\end{cases}$$
(App.1)

第6章 巻線構造の改良による結合インダクタの性能向上

$$\Phi_{\rm cp} = \begin{cases}
\frac{V_{\rm i}}{(1+2\beta) \cdot N_2} \left( \frac{2+2\alpha \cdot \frac{1-2d}{1-d} + \frac{4\beta(\beta+1)}{1-d}}{1+2\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \frac{1-2d}{1-d} \right) \cdot d \cdot T_{\rm s} & (d \le 0.5) \\
\frac{V_{\rm i}}{(1+2\beta) \cdot N_2} \left( \frac{2+2\alpha \cdot \frac{2d-1}{d} + \frac{4\beta(\beta+1)}{d}}{1+2\alpha} \cdot \frac{I_{\rm Lave}}{I_{\rm Lpp}} + \frac{1}{2} \cdot \frac{2d-1}{d} \right) \cdot d \cdot T_{\rm s} & (d \ge 0.5)
\end{cases}$$

第7章 高周波 POL コンバータ用積層結合チップインダクタ

# 第7章 高周波 POL コンバータ用積層結合チップインダクタ

## 7.1 諸言

本章では、ディジタル演算器への電力供給を担う POL(Point of Load)コンバータ について述べる。この POL コンバータは第1章の図 1.3(b)に示した分散給電方式の 電力変換システム内で活用されるコンバータの 1 つで、マザーボード上の MPU (Micro-processing unit)、FPGAs (Field-Programmable Gate Array)や ASICs (Application Specific Integrated Circuit)の直近に接続される非絶縁の降圧チョッパ回路のことで ある。一般的に、この POL コンバータのスイッチング周波数はディスクリート品 で回路を構成される際には、まともな電力変換効率を得るために 100kHz-600kHz 程度で駆動する場合が多く、インダクタやキャパシタといった受動素子が比較的 主要な体積を占める<sup>(90)</sup>。これに対して、出力側へ平滑キャパシタの小型軽量化に有 効なマルチフェーズ方式<sup>(91)-(92)</sup>や各相それぞれ必要な非結合のインダクタを磁気的 に結合させるアプローチ<sup>(93)</sup>、基盤とプーレナ型のインダクタを用いた一体化させ る構造<sup>(94)</sup>など各種提案されている。

本研究では2相マルチフェーズ方式 POL コンバータに積層チップインダクタを 統合させた"積層結合チップインダクタ"を提案する。一般的に POL コンバータ 内のインダクタには、ドラムコアに巻線を巻くインダクタと積層チップインダク タの2つに大きく大別される。巻線タイプのインダクタは巻線を使用することで大 きな電流容量を容易に得やすいが、小型なドラムコアの成型加工には限界があり、 小型・薄型な POL コンバータの実現には適さない可能性がある。一方、積層チッ プインダクタに関しては近年の積層技術も大きく進歩を遂げていることに加え、 構造的な面から磁性材料で巻線を覆った構造となるため高い占積率を実現できる。 また、磁性材料で覆われる形になるので空間中に漏れる磁束が少なく巻線から発 生する磁束がインダクタ周辺にノイズとして与える影響は少ない。

しかしながら、積層チップインダクタは巻線タイプと比較して小型ゆえに容易



に高いインダクタンス値を得にくい、という問題点も有するが、新材料半導体を活 用した電力変換器の高周波化へ向けた動向とは非常に相性が良い。

まず,本章では POL コンバータに搭載した際の結合インダクタの電気的特性解 析ならびにダストコアを活用することから電磁界シミュレータを用いて直流重畳 特性の解析を実施し,その有効性について確認する。インダクタの構造としては, 内部の巻線構造の複雑化を避けるため,第6章で取り扱った統合巻線結合インダク タではなく疎結合インダクタでその基本な特性ついて検証する。また,実機評価で は結合係数の異なる2つの積層結合チップインダクタを用意し,高周波駆動可能な GaNFET を用いてスイッチング周波数 1MHz で実証評価する。

### 7.2. 回路構成

図 7.1 に結合インダクタを用いた 2 相マルチフェーズ方式 POL コンバータの回路構成を示す。ここで、メインスイッチ  $S_1$ ,  $S_2$ 、ダイオード  $D_1$ ,  $D_2$ と出力側の平滑用キャパシタ  $C_0$ から構成される。積層結合チップインダクタの巻線の極性は各巻線で逆結合となるように構成され、 $L_1 \ge L_2$ は各相巻線の自己インダクタンス、Mは相互インダクタンスを示す。本方式も同様に  $S_1$ ,  $S_2$ の位相を 180°シフトさせて駆動させるのですべてのデューティ比領域を考えた場合は 4 つの動作モードが存在する形態である。動作モードの定義は第3章の図 3.2 と同じとする。

### 7.3. 電気的特性解析

まず、マルチフェーズ POL コンバータに結合インダクタを搭載した場合の電気 的挙動について解析をする。各相のインダクタ巻線電圧 v<sub>L1</sub>、v<sub>L2</sub> とインダクタ電流 *i*<sub>L1</sub>, *i*<sub>L2</sub> の関係はファラデーの法則に基づいて以下のように示される。

$$\begin{cases} v_{L1} = L_1 \frac{di_{L1}}{dt} - M \frac{di_{L2}}{dt} \\ v_{L2} = L_2 \frac{di_{L2}}{dt} - M \frac{di_{L1}}{dt} \end{cases}$$
(7.1)

ここで、結合インダクタの自己インダクタンス *L*<sub>1</sub>, *L*<sub>2</sub>は各相の対称性を保持する ため、同じ値で設計されるので、ここでは解析簡略化のため *L*<sub>1</sub>=*L*<sub>2</sub>=*L* とするものと し、基盤上での寄生インダクタンスや巻線間の寄生キャパシタンスはないものと する。

ここで、巻線の印加電圧  $v_{L1}$ ,  $v_{L2}$ はメインスイッチ  $S_1$ ,  $S_2$ によってオンとオフにより変化する。ここで、スイッチがオンとなる場合の各相の巻線電圧は  $v_{L_{on}}=V_i-V_o$ ,オフ時の場合は  $v_{L_{off}}=-V_o$ となる。

$$\begin{cases} v_{\text{L}_on} = V_i - V_o \\ v_{\text{L}_off} = -V_o \end{cases}$$
(7.2)

これらを考慮して図 3.2 に示すモード1 からモード4 までの電気的挙動をまとめると,第3章で得られた解析結果のようにインダクタ巻線電流 *i*<sub>L1</sub>, *i*<sub>L2</sub> は各相に共通の電流成分 *i*<sub>con</sub> と各相間を循環する形態の電流成分 *i*<sub>wh</sub> に分離することができ,結果を以下に示す。

$$\begin{cases} \frac{di_{L1}}{dt} = \frac{di_{com}}{dt} + \frac{di_{wh}}{dt} \\ \frac{di_{L2}}{dt} = \frac{di_{com}}{dt} - \frac{di_{wh}}{dt} \\ \frac{di_{com}}{dt} = \frac{1}{(L-M)} \cdot \left( (sl_1 + sl_2) \cdot \frac{1}{2}V_i - V_o \right) \\ \frac{di_{wh}}{dt} = \frac{1}{(L+M)} \cdot (sl_1 - sl_2) \cdot \frac{1}{2}V_i \end{cases}$$
(7.3)

146



図 7.2 共通電流成分と還流電流成分の経路



図 7.3 共通電流成分と還流電流成分の経路

#### ここで、スイッチの論理関数 sl<sub>1</sub>, sl<sub>2</sub> はスイッチの論理関数であり次式で定義する。

 $\begin{cases} sl_1 = 1 (S_1 : ON), & sl_1 = 0 (S_1 : OFF) \\ sl_2 = 1 (S_2 : ON), & sl_2 = 0 (S_2 : OFF) \end{cases}$ (7.4)

この(7.3)-(7.4)式に基づくと、各相のインダクタ電流の成分である共通電流 icom と循 環電流 iwh の経路は図 7.2 に示すような電流経路をたどる。

共通電流成分 *i*com は出力側へ電力を供給する電流成分であることから直流電流 を含み、その変化には結合インダクタの漏れインダクタンス *L*<sub>lk</sub>(=*L*-*M*)が関わりを 持つ。一方、循環電流成分 *i*wh は各相のスイッチング状態が異なる場合に出現する 交流の電流成分であり、この電流成分には *L*+*M* が関わりを持つのでこの関係を漏 れインダクタンス *L*<sub>lk</sub>を用いて表現すると *L*<sub>lk</sub>+2*M* となることから、主に相互インダ クタンスが支配的に関わりを持つことが分かる。

この(7.3)式に基づいて、インダクタ電流の波形模式図を描くと、図 7.3 に示すような波形となる。共通電流成分 *i*com は1周期でスイッチング周波数の2倍の周波数

第7章 高周波 POL コンバータ用積層結合チップインダクタ

で脈動する電流成分であり,循環電流成分は各相のスイッチング状態が異なる動 作モードの時に電流の傾きが変化する電流成分である。

次に、インダクタ電流リプル振幅 *I*<sub>Lpp</sub> について解析をする。インダクタリプル電流振幅 *I*<sub>Lpp</sub> は(7.3)式と図 7.3 から分かる通り、共通電流成分の振幅 *I*<sub>compp</sub> と還流電流成分の振幅値 *I*<sub>whop</sub> の和で示されるので、次式で求めることができる。

ここで、デューティ比 d が d≤0.5 の場合と d>0.5 では動作モードの遷移が異なるのでインダクタ電流リプルが最大となる動作モードも異なる。

*d*≤0.5 の場合では、モード1において共通電流の変化に加えて還流電流の変化が 足される形になるため、この動作モードでインダクタ電流のリプル振幅値が最大 となる。従って、(7.3)式に(7.4)式で定義した論理関数を用いてモード1のスイッチ ング状態を代入し、モード1の微小時間はデューティ比*d*とスイッチング周期*T*s を用いれば*dT*sとなるため、これらを用いると共通電流成分と還流電流成分のリプ ル振幅値は次式で得ることができる。なお、*L=L*k+*M*として表現しており、*V*oは電圧 関係式*V*o=*dV*iより*V*iと*d*により表現している。

$$\begin{cases} I_{\text{compp}\_d \le 0.5} = \frac{1}{L_{\text{lk}}} \cdot \left(\frac{1}{2} - d\right) \cdot V_{\text{i}} \cdot d \cdot T_{\text{s}} \\ I_{\text{whpp}\_d \le 0.5} = \frac{1}{\left(L_{\text{lk}} + 2M\right)} \cdot \frac{1}{2} \cdot V_{\text{i}} \cdot d \cdot T_{\text{s}} \end{cases}$$
(7.6)

一方,デューティ比領域 d>0.5 のではモード4 において共通電流の変化に加えて 循環電流の変化が重なるので,この動作モードでリプル振幅値が最大となる。同様 に求めると共通電流成分と還流電流成分のリプル振幅値は次式の通りになる。

$$\begin{cases} I_{\text{compp}\_d \ge 0.5} = \frac{1}{L_{\text{lk}}} \cdot \left(d - \frac{1}{2}\right) \cdot V_{\text{i}} \cdot (1 - d) \cdot T_{\text{s}} \\ I_{\text{whpp}\_d \ge 0.5} = \frac{1}{\left(L_{\text{lk}} + 2M\right)} \cdot \frac{1}{2} \cdot V_{\text{i}} \cdot (1 - d) \cdot T_{\text{s}} \end{cases}$$
(7.7)

ここで(7.5)-(7.7)式の理論解析結果の妥当性を検証するため、シミュレーション を実施する。シミュレーションの回路定数を表 7.1 に示す。動作確認にあたり出力 電圧 V。は1Vに固定した状態として、デューティ比の変化に対する電流リプル振幅

| Input voltage       | $V_{ m i}$              | 10~1.1V |
|---------------------|-------------------------|---------|
| Output voltage      | $V_{ m o}$              | 1V      |
| Duty ratio          | d                       | 0.1~0.9 |
| Switching frequency | $f_{ m s}$              | 1MHz    |
| Self-inductance     | L                       | 2μΗ     |
| Mutual inductance   | М                       | 1µH     |
| Leak age inductance | $L_{lk}$ (= $L$ - $M$ ) | 1µH     |

表 7.1 シミュレーション回路定数



図 7.4 デューティ比と電流成分を含むインダクタ電流リプルの関係 (ILpp/ILnon)

値の関係性も確認するために、入力電圧 Viを 10V-1.1V、デューティ比 d を 0.1-0.9 まで変化させ検証する。シミュレーションと理論解析の結果比較を図 7.4 に示す。 この図から理論解析結果とシミュレーション結果は非常に近接しており、このこ とから理論解析結果の妥当性が確認できる。また、各電流成分とデューティ比の関 係に焦点をあてると I<sub>comp</sub> は d=0.5 でゼロになっており、d=0.5 周辺では大きく低減 できていることが確認できる。これは、漏れインダクタンス L<sub>lk</sub> に印加される電圧 が d=0.5 周辺でほとんど印加されないことに起因し、(7.6)式からも d=0.5 の場合は共 通電流成分のリプル振幅はゼロになることが分かる。



図 7.5 非結合インダクタと結合インダクタの インダクタ電流リプルの比(*I*<sub>Lpp</sub>/*I*<sub>npp</sub>)

次に,結合インダクタの有効性を明確化させるため,従来の非結合インダクタと インダクタ電流リプル振幅値を比較する。従来の非結合インダクタのインダクタ電 流リプル振幅値 *I*<sub>npp</sub>は,非結合インダクタの自己インダクタンスを *L*<sub>n</sub>とすれば次式 で示される。

$$I_{\rm npp} = \frac{1}{L_{\rm n}} \cdot V_{\rm i} \cdot (1-d) \cdot d \cdot T_{\rm s}$$
(7.8)

ここで、インダクタ電流リプルを比較条件としては結合インダクタの漏れイン ダクタンス *L*<sub>lk</sub> と非結合インダクタの自己インダクタンス *L*<sub>n</sub>を等しい場合とし、こ れらの値を 1µH とする。そこから、結合インダクタの結合係数を 0.2-0.9 と変化さ せて比較する。ただし、結合インダクタの結合係数 *k* は次式で定義する。

$$k = \frac{M}{L} = \frac{M}{L_{lk} + M} \tag{7.9}$$

従って,(7.9)式を(7.6)-(7.7)式にそれぞれ代入して(7.5)式/(7.8)式を計算すればインダクタ電流リプルの比を取ることで相対評価する。図7.5 にその比較結果を示す。 この図から,結合インダクタの結合係数が高いと従来の非結合インダクタと比較し



て大きく電流リプル振幅を低減することができ,特にデューティ比 0.5 付近でその 効果が大きいことが確認できる。

# 7.4. 積層結合チップインダクタの磁気構造と磁性材料

#### 7.4.1. 磁気構造

次に,積層結合チップインダクタの構造について議論する。まず,結合インダク タの構造に関しては,多くの文献で議論されている。例えば,製造の簡単化ため EE または EI コアを用いて作成する構造<sup>(74)</sup>,寄生キャパシタンスを低減させるため巻 線分割構造<sup>(68)</sup>,バイファイラ巻きを適用して結合係数を非常に高くするための構 造<sup>(87)</sup>,第5章で述べた任意の結合係数を得るための構造など様々ある。これらの構 造はすべて巻線タイプのインダクタ構造であるが,これらを磁性材料で覆われた 積層チップインダクタに応用することを考えた場合,いくつかの磁気構造を考え ることができる。その結果を図 7.6 (a)-(c)に示す。(a)の場合は2つの各相の巻線が 横に配置されるような形になる。しかしながら,この構造では,磁束には直進性が あることとダストコアはフェライトと比べて透磁率が低いということを考慮する



図 7.7 提案する積層結合チップインダクタの構造

と高い結合係数を得ることが難しいことが問題点として考えられる。加えて、コア に巻線を巻くタイプとは異なり、中央脚にエアギャップを設け結合係数調整する ことは構造上難しい。(b)の場合では、巻線を分割したような構成となるため、巻線 間の寄生キャパシタンスの低減は可能であるが、内部巻線の構造が非常に複雑に なるため小型のチップインダクタを考えると製造面で苦労が強いられる。(c)の場合 は各相の巻線を交互に巻くことによって高い結合係数が得られるものの、結合イ ンダクタは共通電流のリプル振幅値を調整するための漏れインダクタンスが必要 になる。そのことから、この構造形態では漏れインダクタンスを調整することが困 難であることが問題点として指摘される。

これに対して, 図 7.7 に提案する積層チップインダクタの構造を示す。本インダ クタは第5章で示した E-I-E 構造をベースに考案している。この構造では巻線間の 距離 x を短くすることで,漏れインダクタンスの経路を確保することができ,なお かつ巻線と巻線が直線で結ばれるので,磁束の直進性を考慮しても結合係数は高 めやすい。

### 7.4.2. 磁性材料と巻線材料

磁性材料の選択は鉄損低減や体格低減のため非常に重要である。高周波スイッチ ング電源に応用される磁性材料はアモルファス、フェライト、ナノクリスタル結晶 コア、ダストコアなどあり、これら磁性材料に関する議論は活発にされている<sup>(53)、</sup> <sup>(54)</sup>。これらの材料の中でも、フェライトは高周波上でも損失が少なく比較的安価と



図 7.8 使用するダストコア材の電子顕微鏡画像(文献(95)より引用)

いう特徴を有し、インダクタンスも直流電流の変化に対してはあまり変動が無い ことが利点である。しかしながら、この磁性材料の欠点としては飽和磁束密度が低 く、コアが比較的大型化してしまうこと、さらにインダクタ電流が過剰に増加した 場合においてはインダクタンス値も劇的に低下してしまうことが挙げられる。これ に対して、本研究で適用する材料は図 7.8 に示すような飽和磁束密度が高く磁気部 品の小型化に有効なダストコア(このダスト材は Fe-Si-Cr の化学結合を有する)を用 いる。

また,巻線材料としては銀(Ag)を適用している。銀(Ag)は銅や鉄などに比べて電気抵抗率が非常に低く低損失化の面において有効であり,熱伝導率も高いため巻線から発生する熱を基盤へ逃がしやすいという利点がある。

#### 7.4.3. 金属粒子間の絶縁処理

上述のように、ダストコアはいくつかの利点を有するが、ダストコアで使用され る金属鉄粉は電気抵抗が低いため渦電流損失が発生しやすい。そこで、この損失を 低減するため、図 7.9 に示すように粒子間に絶縁層を設けて渦電流損失を抑制する 方法がとられ、この絶縁層は一般的に有機材(Resin)を用いて構成される。

しかしながら、有機材を用いた絶縁層は薄く構成することが難しく、透磁率の調整には限界がある。仮に、絶縁層が厚かったとすると粒子間に大きなエアギャップが存在することを意味し、必要なインダクタンスを得るためには巻線巻数を増加させて所望のインダクタンスを得る必要性があり、結果として巻数増加のため銅



図 7.10 高純度ナノ酸化層による粒子間の絶縁処理(文献(95)より引用)



図 7.11 高結晶ナノ酸化層と有機材の絶縁層の比透磁率の比較

損が増大することに繋がる。

これに対して,提案する積層結合チップインダクタの絶縁層には高結晶ナノ酸 化層を用いた絶縁処理方法を適用する。高結晶ナノ酸化層は有機材を用いた絶縁層 と比較して 3 つの利点があり,それぞれ高い透磁率,高い機械的強度,高い絶縁破 第7章 高周波 POL コンバータ用積層結合チップインダクタ

壊強度が得られることである<sup>(95)</sup>。

1つ目の透磁率に関して、高結晶ナノ酸化層は図7.10に示すように金属粒子間に 数百ナノメートル程度の薄膜な絶縁層を形成することができるので高い透磁率が 得ることができる。図7.11には、金属粒子間の絶縁層に従来の有機材を用いた絶縁 層と高結晶ナノ酸化層をそれぞれ適用したダストコアの透磁率の比較結果を示す。 なお、実測はトロイダルコア形状で空気中に漏れる磁束を極力低減させて実測し ているものである。この図より、1kHz-20MHzの周波数範囲内では、従来の有機材に よる酸化層は透磁率が19.5であるのに対して、高結晶ナノ酸化層は28と透磁率を 向上させることが可能である。従って、従来の有機材の絶縁層の厚さに限界がある ときは、この高結晶ナノ酸化層は有効である。また、この図中で20MHz付近から透 磁率が大きく上がる傾向にあるが、これはインダクタンスと巻線間の寄生キャパ シタンスによる共振現象によるものであり、実際にコアの透磁率が上がっている わけではない。

2 つ目の利点について,高結晶ナノ酸化層は従来の有機材を用いた絶縁層と比較 して高い機械的強度を有する。従来の有機材絶縁層の場合は 8×10<sup>4</sup> Pa の強度がある のに対して,高結晶ナノ酸化層の場合では 1.5×10<sup>5</sup> Pa の強度があり物理的にも堅牢 性は高い。

3つ目の絶縁層の絶縁破壊強度に関しても従来の有機材絶縁層は2.5×10<sup>4</sup> V/m 程 度であるのに対して,高結晶ナノ酸化層は3.6×10<sup>4</sup> V/mの絶縁破壊強度を有してお り,従来の有機材による絶縁層が絶縁破壊強度の面で制約がある場合でも,高結晶 ナノ酸化層は有効である。

従って,これらの絶縁層の特徴が小型なチップインダクタの性能向上に寄与する。

## 7.5. 積層結合チップインダクタの直流重畳特性

フェライトコアは電流増加に対してインダクタンスはほとんど変化しないが, 飽和磁東密度に到達すると大きく劇的に低下する特性がある。従って,磁東密度が



図 7.12 ダストコアの直流重畳特性

最も高くなる点を考慮して厳密に設計する必要性がある。一方,ダストコアはフェ ライトコアに比べて飽和磁束密度が高い特徴があり磁性体の小型軽量化には有効 である。その動作時の特性としては、図 7.12 に示すように電流増加に伴ってインダ クタンスが徐々に低下する特性を有する。従って、ダストコアを使用する際にはこ の直流電流が重畳した場合のインダクタンス変化を把握することが重要となる。従 って、積層結合チップインダクタの場合における直流重畳特性について検討をす る。

直流重畳特性は電磁界シミュレータ JMAG(JSOL Corporation)を用いて評価する。 評価する内容としては高い結合係数を有する結合インダクタ,低い結合係数の結 合インダクタ,従来の非結合インダクタそれぞれの直流重畳特性を調査し,結合係 数と直流重畳特性の関係性,従来の非結合インダクタと比較した場合の結合イン ダクタの有効性や構造上の利点について検討をする。

まず, 直流重畳特性を比較する条件としては 2 つあり, 1 つ目はサイズの制約を 設けている。図 7.13 に示すように高い結合係数と低い結合係数を有する結合イン ダクタのサイズはほぼ同じサイズとし, 非結合インダクタに関しては1相あたり のインダクタは結合インダクタの半分として2 相合計体積は同じとする。

2 つ目は、直流電流ゼロの状態におけるインダクタンス値に関して結合インダクタの漏れインダクタンス *L*<sub>lk</sub> と非結合インダクタの自己インダクタンス *L*<sub>non</sub> をほぼ



|                      | Self-inductance | Mutual inductance | Leakage inductance |
|----------------------|-----------------|-------------------|--------------------|
|                      | $L, L_{\rm n}$  | М                 | $L_{ m lk}$        |
| Coupled inductor     | 1.83uH          | 0.63uH            | 1 <b>2</b> µH      |
| with high coupling   | 1.05µ11         | 0.05μ11           | 1.2μ11             |
| Coupled inductor     | 1.34µH          | 0.17µH            | 1.17µH             |
| with low coupling    |                 |                   |                    |
| Non coupled inductor | 1.12µH          |                   |                    |

表 7.2 電磁界シミュレータでのインダクタンス比較条件

統一させる状態で評価する。ただし、結合係数が高い結合インダクタに関しては巻数を増加させ、巻線間距離 x を短くすることで漏れインダクタンス L<sub>lk</sub>を調整している。これらのインダクタンス値を統一させている理由は、結合インダクタの L<sub>lk</sub> と非結合インダクタの L<sub>non</sub> はそれぞれ直流電流に比例して発生する直流磁束に関わりを持つインダクタンスであるため統一させている。具体的に比較した際のイン

図7.14にこの比較条件下における結合インダクタの*L*<sub>lk</sub>と非結合インダクタの*L*<sub>n</sub> の直流重畳特性を示す。この図から高い結合係数を有するインダクタは非結合イン ダクタと結合係数が低い結合インダクタと比較して、電流増加に伴って漏れイン ダクタンスが大きく低下していることが確認され、これらの特性のみで考えると 脈動が大きくなってしまうことから実効値電流増大による損失増加が懸念される。



図 7.14 結合インダクタの L<sub>k</sub>と非結合インダクタの L<sub>n</sub>の直流重畳特性



次に、この原因を確認するため図 7.15 には各インダクタを 1/4 に区切った場合の 磁束分布結果を示す。この図から、高い結合係数を有する結合インダクタは結合係 数を高めるため、巻線間距離 x を縮小させているが、この操作により漏れ磁束の磁 路において断面積が縮小化されたことで、電流増加に伴ってこの経路での磁性材 料の透磁率が大幅に低下し、漏れインダクタンスの低下を招いていることが考え



られる。

しかしながら,結合インダクタは電気的な解析から分かるように *L*<sub>k</sub>のみではな く *M* も電流リプル振幅値を低減させる効果があるため相互インダクタンスを含め た直流重畳特性を調査する必要性がある。図 7.16 に高い結合係数を有する結合イ ンダクタの相互インダクタンスを含む直流重畳特性を示す。この図から,漏れイン ダクタンスに関しては低直流電流時において漏れインダクタンスが低下するが, 相互インダクタンスに関してはほとんど変化していないことが分かる。この理由と しては相互インダクタンスを形成する磁路においては互いに巻線から発生する直 流磁束が打ち消されていること,漏れ磁路においては磁気抵抗が増加し直流磁束 の発生が抑制されていることが起因すると考えられる。この理由から,相互インダ クタンス値が変化せず,漏れインダクタンスが低下するような状態となるため,電 流増大に伴って結合インダクタの結合係数が増加する形となる。この特性は電気的 な解析からでも明らかな通り,インダクタ電流リプルを抑制するためには良好な 条件となる。

この特性の有効性を明確化させるため,非結合インダクタと結合係数が高い結 合インダクタにおいてインダクタ電流リプルを等しくする場合のインダクタンス



従来の非結合インダクタの直流重畳特性の比較

について直流重畳特性を比較する。非結合インダクタと結合インダクタで同じイン ダクタ電流リプルとするためには*L*<sub>lk</sub>や*M*に加えてデューティ比について考慮する 必要性がある。ここで(7.5)-(7.8)式を適用して,結合インダクタが非結合インダクタ と等しいインダクタ電流リプルとなる等価的なインダクタンス *L*<sub>eff-coupled</sub> を導出す ると次式で表現される。

$$L_{n} = L_{eff\_coupled} = \begin{cases} \frac{2(1-d) \cdot L_{lk} \cdot (L_{lk} + 2M)}{(1-2d) \cdot (L_{lk} + 2M) + L_{lk}} & (d \le 0.5) \\ \frac{2d \cdot L_{lk} \cdot (L_{lk} + 2M)}{(2d-1) \cdot (L_{lk} + 2M) + L_{lk}} & (d > 0.5) \end{cases}$$
(7.10)

この(7.10)式と図 7.16 の数値データを用いて,図 7.17 には従来の非結合インダク タの自己インダクタンスと高い結合係数を有する結合インダクタの等価インダク タンスの直流重畳特性の比較結果を示す。この図では、非結合インダクタの自己イ ンダクタンスに対して結合インダクタの等価インダクタンス *L*eff-coupled が等しい値 となれば同じインダクタ電流リプルとなることを意味する。この図から、結合イン ダクタは従来の非結合インダクタと比較して等価的なインダクタンスが大幅に上

| Input voltage       | $V_{ m i}$ | 6 V  |
|---------------------|------------|------|
| Output voltage      | $V_{ m o}$ | 4 V  |
| Switching frequency | $f_{ m s}$ | 1MHz |
| Output power        | Po         | 4.5W |

表 7.3 評価回路定数

#### 表 7.4 結合インダクタの仕様

| Coupled inductor with high coupling        |                                      |                |  |
|--------------------------------------------|--------------------------------------|----------------|--|
| Self-inductance                            | L                                    | 1.75µH         |  |
| Mutual inductance                          | М                                    | 0.61µH         |  |
| Leakage inductance                         | $L_{\rm lk}$ ( <i>L</i> - <i>M</i> ) | 1.14µH         |  |
| Coupling coefficient                       | k                                    | 0.35           |  |
| Size                                       | $L \times W \times T$                | 2.47×2.01×1.83 |  |
| Coupled inductor with low coupling         |                                      |                |  |
| Self-inductance                            | L                                    | 0.89µH         |  |
| Mutual inductance                          | М                                    | 0.12uH         |  |
|                                            |                                      | <b>-</b>       |  |
| Leakage inductance                         | $L_{\rm lk}$ (L-M)                   | 0.77µH         |  |
| Leakage inductance<br>Coupling coefficient | $\frac{L_{\rm lk} (L-M)}{k}$         | 0.77μH<br>0.13 |  |

昇する形になることが確認される。特に,回路のデューティ比にも依存するが, *d*=0.5 付近やその周辺で大きくインダクタンスが増大する特性となる。この理由は, デューティ比*d*=0.5 付近では共通電流成分のインダクタリプル振幅が発生しないた めであり,全体的に等価インダクタンスが上昇しているのは直流電流重畳時にお いて相互インダクタンスが減少しないためである。

また、非結合インダクタと等しいインダクタ電流リプルを実現する場合を想定

第7章 高周波 POL コンバータ用積層結合チップインダクタ

すると結合インダクタは高い相互インダクタンス*M*によって結合インダクタの*L*<sub>lk</sub> を下げることが可能であり、この特性がインダクタの平均電流に比例する直流磁 束の抑制に効果的である。同じ磁束密度とした場合では、非結合インダクタと比較 してコアの断面積を削減することが可能であるので結果として積層結合チップイ ンダクタの磁性体部分の小型軽量化に寄与すると考えられる。

### 7.6. 実機評価

積層結合チップインダクタの有効性を確認するため、実機により評価をする。評価回路定数を表 7.3 に示す。本評価の目的は高い結合係数の結合インダクタと低い結合係数の結合インダクタの 2 つを用いて、2 相マルチフェーズ方式 POL コンバータに搭載した場合の動作特性や電力変換効率を相対的に評価することである。表 7.4 に評価する 2 つのインダクタの仕様を示す。高い結合係数を有する結合インダクタの結合係数 k は 0.35、低い方は 0.13 である。また、図 7.18 に実際に評価した試作した回路基板と 2 つの結合インダクタの外観を示す。試作基盤の中で適用した電圧平滑用、ノイズ除去用のコンデンサには低 ESR、ESL 特性<sup>(50)</sup>を有する積層セラミックコンデンサを適用している。また、スイッチングデバイスには GaNFET を適用しスイッチング周波数を 1MHz として駆動させている。

図 7.19 と図 7.20 に高い結合係数の結合インダクタと低い結合係数の結合インダ クタの実機動作波形をそれぞれ示す。この図中では、vg1 と vg2 は各相の GaNFET の ゲート信号であり、iL1 は 1 相目のインダクタ電流波形である。また、この電流はシ ャント抵抗を用いて測定しており、またノイズ除去のためオシロスコープの 1MHz の帯域制限をかけて測定しているものである。この図から、高い結合係数の結合イ ンダクタの場合の方が、インダクタ電流のリプル振幅を大きく抑制できているこ とが確認される。また、効率の方も高結合インダクタは 4.5W 時において 90%とな っており、低結合インダクタの場合は 89%となっていることから 1%の効率向上を 確認した。この効率が向上した理由は、インダクタ電流リプル低減に起因する電流 実効値低減によるものだと考えられる。







図 7.19 高い結合係数の結合インダクタの動作波形



図 7.20 低い結合係数のインダクタの動作波形

第7章 高周波 POL コンバータ用積層結合チップインダクタ

#### 7.7. 結言

本章では、マルチフェーズ方式 POL コンバータ用に対して、ディスクリートで 作成した結合インダクタの派生形として、巻線をダストコアで覆った積層結合チ ップインダクタを提案した。以下に本章で得られた成果について整理する。

- (1) POL コンバータに搭載時の結合インダクタの特性について解析し、結合イン ダクタの電流成分は共通電流成分と還流電流成分の2つに分離できることを 確認した。また、高い相互インダクタンスは低電流リプル化に寄与すること を確認するとともに、デューティ比が 0.5 付近でインダクタ電流の脈動は大 きく低減されることを確認した。
- (2)提案方式の積層結合チップインダクタの直流重畳特性について電磁界シミ ュレータを用いて評価した。その結果,提案構造は直流電流重畳時において 高い相互インダクタンスを実現し,従来の非結合方式と比較して大幅にイン ダクタ電流リプルの抑止効果があることを確認した。また,これにより同じ インダクタ電流リプルを実現する場合には,直流磁束に関わりを持つ漏れイ ンダクタンスを小さくすることができるので,従来の非結合インダクタ方式 と同じ磁束密度にする場合では小型軽量化に寄与するものと考えられる。
- (3) 実機動作させ評価した結果,高い結合係数を有する結合インダクタは低い結合係数のインダクタと1%の効率向上を確認した。

これらのことから,提案する積層結合チップインダクタの有効性を確認した。

### 第8章 結論

本研究では、小型軽量化が求められる蓄電池を搭載し、移動が伴う電力変換シス テムの内の非絶縁 DC-DC コンバータに対して回路方式の改良と磁気結合技術を用 いて高電力密度化へ向けた検討を実施した。

第1章では、パワーエレクトロニクス分野における包括的な動向や社会的な意義 について述べ、輸送機器・電子機器の電力変換システムの一例を示し、これら電源 装置の小型軽量化の必要性や材料的資源の有限性の面から本研究の取り組みの意 義について述べた。また、電力変換器の小型軽量化する様々な手法を述べ、本研究 の立ち位置と目的について掲示している。

第2章では、従来のインダクタ設計方法とは異なる磁気回路モデルを用いたイン ダクタ設計方法とその原理について示した。また、この磁気回路モデルを用いた設 計方法の概念を簡潔に示すため、シングルフェーズ方式昇圧チョッパ回路の直流 用インダクタを設計例としてその手順と妥当性を示した。

第3章では、車載用のモータ駆動電力変換システムの昇圧チョッパ回路に対して、 結合インダクタを用いた2相マルチフェーズ昇圧チョッパ回路を提案した。まず、 各相を磁気的に結合させたインダクタの詳細な動作特性解析を行った。また、結合 インダクタの設計方法を確立し、従来の非結合インダクタと比較しての半分以下 のサイズで構成できることを実機による実証評価より明らかにした。また、出力側 平滑コンデンサに関しては、2相マルチフェーズ方式の適用はシングルフェーズ方 式と比較して出力電圧リプルを等しいとした場合には静電容量を半分以下でき、 この点から出力側平滑コンデンサの小型軽量化に対しての有効性を確認した。さら に、結合インダクタの搭載が従来の2相化させた非結合インダクタ方式と比較して 静電容量削減の視点から性能劣化の要因にならないか確認し、遜色ないことを確 認した。以上の事から、提案方式により変換器内で主要な体積を占めるインダクタ、 コンデンサの双方を小型軽量化できることを確認した。 第4章では,第3章で述べた2相結合インダクタを3相化へ拡張させる方法を述 ベ,新規コア構造を提案した。また,コア内磁束密度,コアサイズを規定した際の 最大出力電力容量算出法を提案し,従来の非結合インダクタ方式とインダクタコ アのサイズを等しいものとして評価したところ,提案する3相結合インダクタは電 力容量を従来の約2.7倍にでき,大幅な高電力密度化を実現できることを明らかに した。また,実機により最大出力電力容量算出法の妥当性を確認した。

第5章では、2相結合インダクタをコア構造の工夫から性能向上をさせる方法に ついて述べた。従来の三脚コア構造で結合インダクタを構成した場合、エアギャッ プ長が設計値と一致しない問題や、小型軽量化に対して足掛かりとなる結合係数 が飽和する問題がそれぞれ存在していたが、このメカニズムの一部について明ら かにし、これら問題を解決できる E-I-E コア構造の結合インダクタを提案した。ま た、このコア構造の結合インダクタの設計方法の確立、実機により実証評価まで実 施し、その妥当性と有効性を確認した。

第6章では、2相結合インダクタを巻線構造の改良から性能向上をさせる方法に ついて述べた。このインダクタは単一磁性体コア内で3つの巻線を用いて構成され、 他の巻線構造を有する結合インダクタと特徴の違いを電気的な視点と磁気的な視 点から比較を実施している。また当該インダクタに対して、具体的に磁束密度、イ ンダクタ電流リプルを規定した際の設計方法について述べ、実機により実証評価 し、その妥当性について確認した。また、仮想的なコアを用いたインダクタコアの 設計方法について述べ、従来の疎結合インダクタ方式と比較して、更なる小型化が できる可能性があることを示した。

第7章では、2相マルチフェーズ化させた高周波 POL コンバータに対して、ダス トコアで結合インダクタの巻線を覆った"積層結合チップインダクタ"を提案した。 この方式に関しても電気的な特性解析、ダストコアで覆われていることから直流 重畳特性を調査しその有効性を確認した。直流重畳特性の面では、結合インダクタ の相互インダクタンス値は直流電流が重畳しても下がりにくく、電流増加時にお いては結合係数が増加する特徴を電磁界シミュレータ(JMAG)より明らかにした。

166

また, GaNFET を用いて各相のスイッチを 1MHz の高周波駆動で結合係数が高い積 層結合チップインダクタと低い結合係数のインダクタを実機評価したところ,結 合係数が高い方が 1%効率向上したことを確認した。

以上の第3章-7章までの成果より,小型軽量化が求められる蓄電池を内蔵した機器の電力変換システムの非絶縁 DC-DC コンバータに対して,マルチフェーズ方式の適用と磁気結合技術の双方の採用により,高電力密度化や性能向上が実現できることを証明した。

## 参考文献

- William E. Newell, "Power Electronics -merging from Limbo", IEEE Trans. on Industry Applications, Vol. IA-10, No. 1, pp. 7-11 (1974)
- (2) 安部征哉, 財津俊行, "スイッチング電源制御設計の基礎", 日経 BP 社(2015)
- (3) 経済産業省資源エネルギー庁ホームページ, http://www.enecho.meti.go.jp/
- (4) 総務省行政管理局行政情報サイト "新エネルギー利用等の促進に関する特別 措置法", <u>http://law.e-gov.go.jp/htmldata/H09/H09HO037.html</u>
- (5) 内閣官房ホームページ、グリーン政策大綱
   <a href="http://www.cas.go.jp/jp/seisaku/npu/policy09/pdf/20121127/shiryo4-1.pdf">http://www.cas.go.jp/jp/seisaku/npu/policy09/pdf/20121127/shiryo4-1.pdf</a>
- (6) 雪田和人,武田隆,"直流給電システムの技術動向",電気学会誌, Vol. 135, No.6,
   pp. 366-369 (2015)
- (7)山下暢彦,田中徹,加藤潤,櫻井敦,岩戸健,新宅幹雄,高橋晶子,浅木森孔貴 花岡直樹,松盛裕明,"高電圧直流給電システム導入拡大に向けた取り組み", NTT 技術ジャーナル, pp. 36-40, (2015)
- (8) 環境省ホームページ,気候変動に関する国際連合枠組条約京都議定書(和文)
   <u>https://www.env.go.jp/earth/cop3/kaigi/kyoto01.html</u>
- (9) 環境省ホームページ, 第四次環境基本計画の概要 <u>https://www.env.go.jp/press/files/jp/19756.pdf</u>
- (10)国土交通省ホームページ,運輸部門における二酸化炭素排出量 http://www.mlit.go.jp/sogoseisaku/environment/sosei environment tk 000007.html
- (11)内閣府ホームページ、大森達夫"次世代パワーエレクトロニクス どこでもパ ワエレ機器で豊かな省エネ社会"、

http://www8.cao.go.jp/cstp/gaiyo/sip/140205ws/sip\_omori0205.pdf

(12)テラモーターズ株式会社ホームページ, http://www.terra-motors.com/jp/

(13)村田製作所ホームページ, 電動バイク向け非絶縁 DC/DC コンバータ

http://www.murata.com/ja-jp/about/newsroom/news/product/power/2013/0925b

(14) 東京海洋大学ホームページ, https://www.kaiyodai.ac.jp/

- (15)T. Takamasa, T. Oode, H. Kifune, E. Shimizu, T. Hazuku, "Quick Charging Plug-in Electric Boat "RAICHO-I"", Proceedings of IEEE Electric Ship Technologies Symposium (ESTS), pp. 9-11 (2011)
- (16) T. B. Soeiro, T. K. Jappe, W. M. dos Santos, D. C. Martins, M. L. Heldwein, "Propulsion and Battery Charging Systems of an All-Electric Boat Fully Constructed with Interleaved Converters Employing Interphase Transformers and Gallium Nitride (GaN) Power FET Semiconductors", Proceedings of IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 3212-3217 (2009)
- (17)仲村 孝行,田口 義晃,小笠 正道,"リアクトルの電磁結合活用による電流リ プル振幅と自己インダクタンスの低減",電気学会論文誌 D, Vol. 137, No. 7, pp. 736-746 (2012)
- (18) トヨタ自動車株式会社ホームページ, <u>http://toyota.jp/</u>
- (19)T. A. Burress, S. L. Campbell, C. L. Coomer, C. W. Ayers, A. A. Wereszczak, J. P. Cunningham, L. D. Marlino, L. E. Seiber, H. T. Lin, "EVALUATION OF THE 2010 TOYOTA PRIUS HYBRID SYNERGY DRIVE SYSTEM", Oak Ridge National Laboratory, pp. 1-77 (2011)

http://info.ornl.gov/sites/publications/files/Pub26762.pdf

- (20)保高信洋, 軽部邦彦, 多和田信幸, "情報通信を支える分散電源システム", 富士時報, Vol.80, No. 2, pp.149-152 (2015)
- (21)鈴木正太郎, "最新 FPGA を安定駆動できる分散給電用,高速 POL コンバータの 選択, Xcell Jounal, Vol.49, pp. 26-29
- (22)みずほ総合研究所ホームページ,井上 淳 "レアメタルをめぐる動向と日本経済への影響"

<u>http://www.mizuho-ri.co.jp/publication/research/pdf/market-insight/MI100901.pdf</u> (23)独立行政法人 物質・材料研究機構ホームページ, "2050 年までに世界的な資源 制約の壁"

#### http://www.nims.go.jp/news/press/2007/02/200702150/p200702150.pdf

- (24)J. W. Kolar, J. Biela, J. Minibock, "Exploring the Pareto Front of Multi-Objective Single-Phase PFC Rectifier Design Optimization - 99.2% Efficiency vs. 7kW/dm3 Power Density", Proceedings of IEEE International Power Electronics and Motion Conference (IPEMC), pp.1-21 (2009)
- (25)Z. J. Shen, D.N. Okada, F. Lin, S. Anderson, C. Xu, "Lateral Power MOSFET for Megahertz-Frequency, High-Density DC/DC Converters", IEEE Trans. on Power Electronics, Vol. 21, No. 1, pp. 8-10 (2006)
- (26) M. Hartmann, H. Ertl, J. W. Kolar, "On the Tradeoff Between Input Current Quality and Efficiency of High Switching Frequency PWM Rectifiers", IEEE Trans. on Power Electronics, Vol. 27, No.7, pp. 3137-3149 (2012)
- (27)A. G. M. Strollo, E. Napoli, "Optimal ON-Resistance Versus Breakdown Voltage Tradeoff in Superjunction Power Devices: A Novel Analytical Model", IEEE Trans. on Electron Devices, Vol. 48, No. 9, pp.2161-2167 (2001)
- (28)四戸 隆, "SiC パワーデバイス", 東芝レビュー, Vol. 59, No. 2, pp.49-53 (2004)
- (29)H. Funato, T. Mori, T. Igarashi, S. Ogasawara, F. Okazaki, Y. Hirota, "Optimization of Switching Transient Waveform to Reduce Harmonics in Selective Frequency Bands", IEEJ Journal of Industry Applications, Vol. 2, No. 3, pp. 161-169 (2013)
- (30) J. D. Kagerbauer, T. M. Jahns, "Development of an Active dv/dt Control Algorithm for Reducing Inverter Conducted EMI with Minimal Impact on Switching Losses", Proceedings of IEEE Power Electronics Specialist Conference (PESC), pp. 894-900, (2007)
- (31)山口浩二,馬籠隼一,佐々木裕司,"低損失かつ低ノイズ SiC-MOSFET 駆動回路の検討",電気学会電子・情報・システム部門大会講演論文集,pp. 1350-1355,
   (2014)
- (32) M.C. Caponet, F. Profumo, R.W. De Doncker, A. Tenconi, "Low Stray Inductance Bus

Bar Design and Construction for Good EMC Performance in Power Electronic Circuits", IEEE Trans. on Power Electronics, Vol. 17, No. 2, pp. 225-231 (2002)

- (33) A. Bhargava, D. Pommerenke, K.W. Kam, F. Centola, W. L. Cheng, "DC-DC Buck Converter EMI Reduction Using PCB Layout Modification", IEEE Trans. on Electromagnetic Compatibility, Vol. 53, No. 3, pp.806-813 (2011)
- (34)有賀善之助,和田 圭二,"ラミネートブスバー近傍における電磁誘導ノイズの 解析",電気学会論文誌 D, Vol. 132, No. 2, pp. 288-294 (2012)
- (35)弦田幸憲,河村篤男,"電気自動車用 98.5%高効率チョッパ回 QRAS の提案と実 証実験",電気学会論文誌 D, Vol. 125, No. 11, pp.977-987 (2005)
- (36)川島崇宏, 舩曳 繁之, 山本 真義, "電気自動車用昇圧コンバータのリカバリレ ス化", パワーエレクトロニクス学会誌, Vol. 33, pp. 107-114 (2008)
- (37)三島智和,三宅修治,中岡睦雄,"改良型 ZCS-PWM 昇圧 DC-DC コンバータの実証実験と拡張回路トポロジー",電気学会論文誌 D, Vol. 125, No. 11, pp. 977-987
   (2005)
- (38)中村萬太郎, 苗井 健, 石飛 学, 中岡 睦雄, "パッシブ補助共振スナバ付ソフト スイッチング PWM 昇圧チョッパ回路形 DC-DC コンバータと性能評価", 電気 学会論文誌 D, Vol. 122, No. 10, pp. 977-987 (2005)
- (39)M. Pavlovsky, G. Guidi, A. Kawamura, "Buck/Boost DC–DC Converter Topology With Soft Switching in the Whole Operating Region", IEEE Trans. on Power Electronics, Vol. 29, No. 4, pp. 851-862 (2014)
- (40)山本真義, 戸田 浩隆, 川島 崇宏, 吉田 俊幸, "ハイブリッドリカバリレス方式
   ソフトスイッチング昇圧チョッパ回路", 電気学会論文誌 D, Vol. 131, No. 9, pp.
   1173-1174 (2011)
- (41)J. M. Rivas, H. Yehui, O. Leitermann, A. Sagneri, D. J. Perreault, "A High-Frequency Resonant Inverter Topology With Low-Voltage Stress", IEEE Trans. on Power Electronics, Vol. 23, No. 4, pp. 1759-1771 (2008)
- (42) A. D. Sagneri, D. I. Anderson, D. J. Perreault, "Optimization of Integrated Transistors

for Very High Frequency DC–DC Converters", IEEE Trans. on Power Electronics, Vol. 28, No. 7, pp. 3614-3625 (2013)

- (43)Finsix ホームページ: <u>http://finsix.com/dart/</u>
- (44)TDK 株式会社ホームページ, http://www.tdk.co.jp/
- (45)原康夫,"電磁気学(I)", 裳華房(2005)
- (46)株式会社出雲村田製作所ホームページ, http://www.murata.com/ja-jp
- (47)太陽誘電株式会社, http://www.yuden.co.jp/jp/
- (48)ニチコン株式会社ホームページ, http://www.nichicon.co.jp/
- (49)M. Hirakawa, M. Nagano, Y. Watanabe , K. Andoh, S. Nakatomi, S. Hashino, T. Shimizu, "High Power Density 3-level Converter with Switched Capacitors aimed for HEV", Proceedings of International Power Electronics and Motion Control Conference (EPE/PEMC), pp. T9-27-T9-33 (2010)
- (50) W. Chen, C. Wang, Y. Su, Y. Lee, C. Lin, K. Chen, M. Du, "Reduction of Equivalent Series Inductor Effect in Delay-Ripple Reshaped Constant On-Time Control for Buck Converter With Multilayer Ceramic Capacitors", IEEE Trans. on Power Electronics, Vol. 28, No. 5, pp. 2366-2376 (2013)
- (51) TDK EPCOS ホームページ, http://www.epcos.co.jp/
- (52)Colonel Wm, T. McLyman, "Transformer and Inductor Design Handbook", CRC Press (2011)
- (53)M. S. Rylko, K.J. Hartnett, J. G. Hayes, M.G. Egan, "Magnetic Material Selection for High Power High Frequency Inductors in DC-DC Converters", Proceedings of IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 2034-2049. (2009)
- (54) Y. Han, G. Cheung, A. Li, C. R. Sullivan, D. J. Perreault, "Evaluation of Magnetic Materials for Very High Frequency Power Applications", IEEE Trans. on Power Electronics, Vol. 27, No. 1, pp. 425-434 (2012)

(55)中島 晋, 小川 雄一, 諸野脇 幸昌, 太田 元基, 吉沢 克仁, "アモルファスおよ
びナノ結晶軟磁性合金とその応用製品", 平成 26 年電気学会電子・情報・シス テム部門大会講演論文集, pp. 1332-1337 (2014)

(56)東北大学金属材料研究所, <u>http://www.imr.tohoku.ac.jp/ja/org/center/03.html</u> (57)アルプス・グリーンデバイス株式会社ホームページ, http://www.alpsgd.com/

- (58)F. Peng, W. Qian, D. Cao, "Recent Advances in Multilevel Converter/Inverter Topologies and Applications", Proceedings of International Power Electronics Conference (IPEC), pp. 492-501 (2010)
- (59)M. Hagiwara, H. Akagi, "Control and Experiment of Pulsewidth-Modulated Modular Multilevel Converters", IEEE Trans. on Power Electronics, Vol. 24, No. 7, pp. 1737-1746 (2009)
- (60) W. Qian, F. Z. Peng, M. Shen, "3X DC-DC Multiplier/Divider for HEV Systems", Proceedings of IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 1109-1114 (2009)
- (61)S. Kouro, M. Malinowski, K. Gopakumar, J. Pou, L. G. Franquelo, B. Wu, J. Rodriguez, M. A. Pérez, J. I. Leon, "Recent Advances and Industrial Applications of Multilevel Converters", IEEE Trans. on Industrial Electronics, Vol. 57, No. 8, pp. 2553-2580 (2010)
- (62)P. A. Bin, K. Matsuura, K. Orikawa, J. Itoh, "Size Reduction of DC-DC Converter using Flying Capacitor Topology with Small Capacitance", IEEJ Journal of Industry Applications, Vol. 3, No. 6, pp. 446-454 (2014)
- (63)L. Ni, D. J. Patterson, J. L. Hudgins, "High Power Current Sensorless Bidirectional 16-Phase Interleaved DC-DC Converter for Hybrid Vehicle Application", IEEE Trans. on Power Electronics, Vol. 27, No. 3, pp. 1141-1151 (2012)
- (64) 亨章弘,芳賀仁,近藤正示,"入力電流リプルを低減する多相昇圧チョッパの相数と動作モードによる特性比較",電気学会論文誌 D, Vol. 132, No. 2, pp.250-257 (2012)

- (65) J. Zhu, A. Pratt, "Capacitor Ripple Current in an Interleaved PFC Converter", IEEE Trans. on Power Electronics, Vol. 24, No. 6, pp. 1506-1514 (2013)
- (66) W. Martinez, S. Kimura, J. Imaoka, M. Yamamoto, K. Umetani, T. Hirano and S. Arimura, "High Power Density DC-DC Converter for Home Energy Management Systems," Proceedings of IEEE International Green Building and Smart Grid Conference (IGBSG), pp. 1-6, (2014)
- (67)M. Pavlovsk´y, G. Guidi, A. Kawamura, "Assessment of Coupled and Independent Phase Designs of Interleaved Multiphase Buck/Boost DC-DC Converter for EV Power Train", IEEE Trans. on Power Electronics, Vol. 29, No. 6, pp. 2693-2704 (2013)
- (68)K. J. Hartnett, J. G. Hayes, M. G. Egan, M. S. Rylko, "CCTT-Core Split-Winding Integrated Magnetic for High-power DC-DC Converters", IEEE Trans. on Power Electronics, Vol. 28, No. 11, pp. 4970-4984 (2013)
- (69) W. Yu, H. Qian, J. Lai, "Design of High-Efficiency Bidirectional DC–DC Converter and High-Precision Efficiency Measurement", IEEE Trans. on Power Electronics, Vol. 28, No. 3, pp. 650-658 (2010)
- (70) M. Hirakawa, M. Nagano, Y. Watanabe, K. Andoh, S. Nakatomi, S. Hashino, "High Power Density DC/DC Converter using the Close-Coupled Inductors", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 1760-1767 (2009)
- (71)S.-Y. Tseng, C.-L. Ou, S.-T. Peng, J.-D. Lee, "Interleaved coupled-inductor Boost Converter with Boost Type Snubber for PV system", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 1860-1867 (2009)
- (72)S.V. Araújo, R. P. T. Bascopé, G. V. T. Bascopé, L. Menezes, "Step-Up Converter with High Voltage Gain Employing Three-State Switching Cell and Voltage Multiplier", Proceedings of IEEE Power Electronics Specialists Conference (PESC), pp. 2271-2277 (2008)
- (73) Y. Suh, T. Kang, H. Park, B. Kang, S. Kim, "Bi-directional Power Flow Rapid Charging System Using Coupled Inductor for Electric Vehicle", Proceedings of IEEE

Energy Conversion Congress and Exposition (ECCE), pp. 3387-3394 (2012)

- (74)P. Wong, P. Xu, B. Yang, F. C. Lee, "Performance Improvements of Interleaving VRMs with Coupling Inductors", IEEE Trans. on Power Electronics, Vol. 16, No. 4, pp. 499-507 (2001)
- (75)W. Wen, Yim-Shu Lee, "A Two-Cannel Interleaved Boost Converter with Reduced Core Loss and Copper Loss", Proceedings of IEEE Power Electronics Specialists Conference (PESC), pp. 1003-1009 (2004)
- (76) 戸川治朗, "スイッチング電源のコイル/トランス設計", CQ 出版(2012)
- (77)石倉祐樹,山本真義,"トランスリンク方式単相インターリーブ PFC コンバー タの入力電流解析",電気学会論文誌 D, Vol. 133, No. 6, pp. 570-576 (2013 年)
- (78)山本真義,川島崇宏,"パワーエレクトロニクス回路における小型・高効率設計 法",科学情報出版株式会社 (2014)
- (79)Y. Hasuka, H. Sekine, K. Katano, Y. Nonobe, "Development of Boost Converter for MIRAI", SAE Technical Paper, 2015-01-1170
- (80)中村祐太,山本真義,"マルチフェーズ方式トランスリンク形昇圧チョッパ回路 制御系における最適化設計手法",電気学会論文誌 D, Vol. 132, No. 1, pp. 121-122 (2012 年)
- (81)M. Hirakawa, M. Nagano, Y. Watanabe, K. Andoh, S. Nakatomi, S. Hashino, T. Shimizu, "High Power Density Interleaved DC/DC Converter using a 3-phase Integrated Close-Coupled Inductor Set aimed for Electric Vehicle", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 2451-2457 (2010)
- (82) J. C. Schroeder, F. W. Fuchs, "Detailed Characterization of Coupled Inductors in Interleaved Converters Regarding the Demand for Additional Filtering", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 759-766 (2012)
- (83)M. Nakahama, M. Yamamoto, "Trans-linked multi-phase boost converter for electric vehicle", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 2458-2463 (2010)

- (84)F. Yang, X. Ruan, Y. Yang, Z. Ye, "Interleaved Critical Current Mode Boost PFC Converter With Coupled Inductor", IEEE Trans. on Power Electronics, Vol. 26, No. 9, pp. 2404-2413 (2011)
- (85)川島 崇宏,山本 真義,"昇圧比調整を用いたトランスリンク型マルチフェーズ 方式昇圧チョッパ回路の小型軽量化",電気学会論文誌 D, Vol. 133, No. 4, pp. 428-435 (2013 年)
- (86)C. Wei, H, Xiaosheng, Z. Juanjuan, "Improved winding loss theoratical calculation of magnetic component with air-gap", Proceedings of International Power Electronics and Motion Control Conference (IPEMC), pp. 471-475 (2012)
- (87)M. Hirakawa, Y. Watanabe, M. Nagano, K. Andoh, S. Nakatomi, S. Hashino, T. Shimizu, "High power DC/DC converter using extreme close-coupled inductors aimed for electric vehicles", Proceedings of International Power Electronics Conference (IPEC), pp. 2941-2948 (2010)
- (88)山村 英穂, "トロイダル・コア活用百科", CQ 出版(2009)
- (89)K. Umetani, J. Imaoka, M. Yamamoto, S. Arimura, T. Hirano, "Evaluation of the Lagrangian Method for Deriving Equivalent Circuits of Integrated Magnetic Components: A Case Study Using the Integrated Winding Coupled Inductor", IEEE Transactions on Industry Applications, Vol. 51, No. 1, pp. 547-555 (2015)
- (90)F. C. Lee, Q. Li, "High-Frequency Integrated Point-of-Load Converters: Overview", IEEE Trans. on Power Electronics, Vol. 28, No. 9, pp. 4127-4136 (2013)
- (91)K. Wonyong, M.S. Gupta, W. Gu-Yeon, D. Brooks, "System level analysis of fast, per-core DVFS using on-chip switching regulators", Proceedings of IEEE International Symposium on High Performance Computer Architecture (HPCA), pp. 123-134 (2008)
- (92)E. A. Burton, G. Schrom, F. Paillet, J. Douglas, W. J, Lambert, K. Radhakrishnan, M.
  J. Hill, "FIVR Fully Integrated Voltage Regulators on 4<sup>th</sup> Generation Intel<sup>®</sup> Core<sup>™</sup>

SoCs", Proceedings of IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 432-439 (2014)

- (93)L. Qiang, D. Yan, F. C. Lee, D. Gilham, "High-Density Low-Profile Coupled Inductor Design for Integrated Point-of-Load Converters," IEEE Trans. on Power Electronics, Vol. 28, No. 1, pp. 547-554 (2013)
- (94)Z. Wenli, S. Yipeng, M. Mingkai, D. J. Gilham, L. Qiang, F.C. Lee, "High-Density Integration of High-Frequency High-Current Point-of-Load (POL) Modules With Planar Inductors", IEEE Trans. on Power Electronics, Vol. 30, No. 3, pp. 1421-1431 (2015)
- (95)K. Shiroki, K. Kawano, H. Matsuura, H. Kishi, "New Type Metal Composite Material for SMD power inductor", Proceedings of International conference on ferrites (ICF), section number: 17pP-12 (2013)

# 発表文献

本論文は以下の内容をまとめたものである。

#### 学術論文(本論文に関する文献, 査読有り)

- Jun Imaoka, Masayoshi Yamamoto, Yuta Nakamura, Takahiro Kawashima, "Analysis of Output Capacitor Voltage Ripple in Multi-phase Transformer-Linked Boost Chopper Circuit," IEEJ Journal of Industry Applications, Vol. 2, No. 5, pp. 252-260 (2013)
- (2) <u>今岡 淳</u>,山本 真義,川島 崇宏,"相互結合インダクタを用いた車載用昇圧チ ョッパ回路の特性解析と設計",パワーエレクトロニクス学会誌,JIPE-39-07, pp. 55-64 (2013)
- (3) Jun Imaoka, Shota Kimura, Wilmar Martinez, Masayoshi Yamamoto, "A Novel Integrated Magnetic Core Structure Suitable for Transformer-linked Interleaved Boost Chopper Circuit," IEEJ Journal of Industry Applications, Vol.3, No.5, pp. 395-404 (2014)
- (4) Jun Imaoka, Masayoshi Yamamoto, Takahiro Kawashima, "High Power Density Three-phase Interleaved Boost Converter with a Novel Coupled Inductor" IEEJ Journal of Industry Applications, Vol. 4, No. 1, pp.20-30, (2015)
- (5) Jun Imaoka, Syota Kimura, Yuki Itoh, Wilmar Martinez, Masayoshi Yamamoto, Michiaki Suzuki, Kenji Kawano, "Feasible Evaluations of Coupled Multilayer Chip Inductor for POL Converters", IEEJ Journal of Industry Applications, Vol. 4, No. 3, pp.126-135 (2015)

## 国際会議論文(本論文に関する文献, 査読有り)

(1) Jun Imaoka, Masayoshi Yamamoto, "A Novel Integrated Magnetic Structure suitable

for Transformer-Linked Interleaved Boost chopper circuit" Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 3279-3284 (2012)

- (2) Jun Imaoka, Masayoshi Yamamoto, Kazuhiro Umetani, Seikoh Arimura, Tetsuo Hirano, "Characteristic analysis and performance evaluations for interleaved converter with integrated winding coupled inductor", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 3711-3718 (2013)
- (3) Jun Imaoka, Shota Kimura, Yuki Itoh, Masayoshi Yamamoto, Michiaki Suzuki, Kenji Kawano, "Feasible Evaluations of Coupled Multilayer Chip Inductor for POL Converter" Proceedings of International Power Electronics Conference ECCE ASIA (IPEC-Hiroshima), pp. 883-890 (2014) (Invited paper)

本論文の内容は上記の内容を取りまとめたものである。 以下は,参考論文として筆者が関わった研究内容について記載する。

# 学術論文(共著文献等, 査読有り)

- Kazuhiro Umetani, <u>Jun Imaoka</u>, Masayoshi Yamamoto, "Evaluation of the Lagrangian Method for Deriving Equivalent Circuits of Integrated Magnetic Components: A Case Study Using the Integrated Winding Coupled Inductor", IEEE Transaction on Industry Applications, Vol. 51, No. 1, pp. 547-555 (2015)
- (2) 木村翔太, <u>今岡淳</u>, 山本真義, "高電力密度昇圧コンバータにおける最大許容電力と小型化性能", パワーエレクトロニクス学会誌", JIPE-40-07, pp. 84-92 (2014)
- (3) Wilmar Martinez, <u>Jun Imaoka</u>, Masayoshi Yamamoto, Kazuhiro Umetani, "Parasitic Resistance Analysis in a Novel High Step-Up Interleaved Converter for Hybrid Electric Vehicles", JIPE-Power Electronics Journal, JIPE-40-08, Vol. 40, pp. 93-104, (2015)

- (4) 青砥匠吾,木村翔太, <u>今岡淳</u>,山本真義, "磁気結合を利用した高電力密度昇圧 コンバータにおける小型化性能の検討", 電気学会論文誌 C, Vol. 135, No. 7, pp. 776-784 (2015 年)
- (5) Wilmar Martinez, <u>Jun Imaoka</u>, Masayoshi Yamamoto, "Recovery-Less Boost Converter with Saturable Inductor for Electric Vehicle Applications", IEEJ Journal of Industry Applications, Vol. 135, No. 9, pp. 914-921 (2015)

## 国際会議論文(共著文献等, 査読有り)

- (6) Jun Imaoka, Yuki Ishikura, Takahiro Kawashima, Masayoshi Yamamoto, "Optimal Design Method for Interleaved Single-phase PFC Converter with Coupled Inductor", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 1807-1812 (2011)
- (7) Kimihiro Nanamori, <u>Jun Imaoka</u>, Kenta Kono, Hideharu Tsukamoto, Masayoshi Yamamoto, "Verification of Novel Recovery-Less Boost Converter with Saturable Inductor", Proceedings of International Conference on Renewable Energy Research and Applications (ICRERA), pp. 255 (2012)
- (8) Kazuhiro Umetani, Seikoh Arimura, Tetsuo Hirano, <u>Jun Imaoka</u>, Masayoshi Yamamoto, "Evaluation of the Lagrangian Method for Deriving Equivalent Circuits of Integrated Magnetic Components: A Case Study Using the Integrated Winding Coupled Inductor", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 495-502 (2013)
- (9) Shota Kimura, <u>Jun Imaoka</u>, Masayoshi Yamamoto "Basic Investigation on Core Loss Calculation Method under Square Wave Voltage Magnetizing Condition", Proceedings of International Conference on Electric Power Equipment -Switching Technology (ICEPE-ST), pp. 1-4 (2013)
- (10)Fumiya Hattori, Jun Imaoka, Manabu Ishitobi, Shinichiroh Nagai, Masayoshi Yamamoto, "Efforts for Power Electronics Education in A Start-Up Company",

Proceedings of International Power Electronics Conference -ECCE ASIA-(IPEC-Hiroshima 2014), p.p. 811-816 (2014) (Invited Paper)

- (11) Yuki Itoh, Shota Kimura, <u>Jun Imaoka</u>, Masayoshi Yamamoto, "Inductor Loss Calculation of Coupled Inductors for High Power Density Boost Converter", Proceedings of International Power Electronics Conference -ECCE ASIA-(IPEC-Hiroshima 2014), pp. 2497-2502 (2014)
- (12)Wilmar Martinez, Shota Kimura, Jun Imaoka, Masayoshi Yamamoto, Kazuhiro Umetani, Tetsuo Hirano, Seikoh Arimura, "High Power Density DC- DC Converter for Home Energy Management Systems", Proceedings of IEEE International Green Building and Smart Grid Conference (IGBSG), pp. 1-6 (2014) (Invited Paper)
- (13)Shota Kimura, Shogo Aoto, Jun Imaoka, Masayoshi Yamamoto, "Allowable Power Analysis for High Power Density DC-DC Converters using Integrated Magnetic Components", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 5221-5228 (2014)
- (14)Shota Kimura, Jun Imaoka, Masayoshi Yamamoto, "Downsizing Effects of Integrated Magnetic Components in High Power Density DC-DC Converters for EV and HEV", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 5761-5768 (2014)
- (15)Yuki Itoh, Shota Kimura, <u>Jun Imaoka</u>, Masayoshi Yamamoto, "Inductor Loss Analysis of Various Materials in Interleaved Boost Converters", Proceedings of IEEE Energy Conversion Congress and Exposition (ECCE), pp. 980-987 (2014)
- (16)Shota Kimura, Jun Imaoka, Masayoshi Yamamoto, "Interleaved Active Clump Forward Converter with Novel Integrated Magnetic Components for EV and HEV Applications", Proceedings of IEEE Energy Conversion Congress Expo (ECCE), pp. 6029-6036 (2015)
- (17)Yuki Itoh, Shota Kimura, Fumiya Hattori, <u>Jun Imaoka</u>, Masayoshi Yamamoto,"Designing Method Considering Magnetic Saturation Issue of Coupled Inductor in

Interleaved CCM Boost PFC Converter", Proceedings of IEEE Energy Conversion Congress Expo (ECCE), pp. 2616-2621 (2015)

## 謝辞

本研究の遂行と論文作成にあたり,長年に渡る暖かいご指導,励ましを賜りまし た島根大学大学院総合理工学研究科 山本真義 准教授に心から感謝する共に厚く 御礼申し上げます。研究のことに関して日夜議論して頂いたことはもちろんのこと, 個人的な悩みにも親身に相談に乗っていただき心身ともに支えて頂きました。また, 教育活動・研究開発・国際交流活動を通して,たくさんの経験の場も提供していた だき,研究者として,一人の人間として大事な事にもたくさん気づかせて頂くこと ができました。心から厚く御礼を申し上げます。

また,ご多忙中にも関わらず学位審査に関わっていただきました島根大学大学 院総合理工学研究科 神宮寺要 教授,増田浩次 教授,横田正幸 教授に厚く御礼を 申し上げます。また,公聴会にご参加いただきました岡山大学 平木栄治 教授,奈 良工業高等専門学校 石飛学 准教授に謹んで感謝の意を表します。

また,本研究を遂行するにあたり多くのご助言とご協力を賜りました島根県産 業技術センター研究員 川島崇宏 博士,岡山大学 梅谷和弘 助教に心から感謝致 します。さらに研究室の産学連携活動において有益なご助言とご指導を頂きました 数十社に渡る共同研究先の皆様にも心から御礼を申し上げます。研究に関すること はもちろんですが,皆様の背中から学ばせてもらったことが私の中の財産の1つで す。

また,既に島根大学パワーエレクトロニクス研究室を修了され,現在は社会人と してご活躍中の先輩,同期の皆様にも多くのご指導・助言を頂き,心から御礼を申 し上げます。また,非常に充実した研究生活過ごすことができたのは後輩の皆様の お陰であり,研究に関しても多くの面で支えて頂いたと感謝申し上げます。最後に, 研究活動に寛大な理解を示し,物心両面で支えとなってくれた父 今岡 健治,母 美智子,姉 奈緒美,彼女 成美,親戚一同,友人一同に心から感謝いたします。

皆様,本当にありがとうございました。

183